EasyManua.ls Logo

MSI MS-7751 (v1.x) - Page 126

MSI MS-7751 (v1.x)
174 pages
To Next Page IconTo Next Page
To Next Page IconTo Next Page
To Previous Page IconTo Previous Page
To Previous Page IconTo Previous Page
Loading...
Fr-34
Carte mère MS-7751
My OC Gene Long duraton mantaned
Ce menu permet de personnalser la longue duraton mantenue pour la foncton
OC Gene.
My OC Gene Short duraton power lmt
Ce menu permet de personnalser lmte d'almentaton de longue durée pour la
foncton OC Gene.
My CPU Core Voltage/ My OC Gene CPU I/O Voltage/ My OC Gene DRAM
Voltage/ My OC Gene GPU Voltage
Ces menus servent à spéc󰘰er la tenson du CPU, de la mémore et des puces pour
la foncton OC Gene.
Current CPU Core Voltage/ Current CPU I/O Core Voltage/ Current DRAM Voltage/
Current GPU Voltage
Ces menus montrent la tenson actuelle de CPU/ CPU I/O/ DRAM/ GPU. Lecture
unquement.
DRAM Reference Clock
Ce menu permet de spéc󰘰er DRAM Reference Clock pour le CPU. Veullez noter que
le comportement d'overclockng n'est pas garant.
DRAM Frequency
Ce menu vous permet d'ajuster la fréquence DRAM. Veullez noter que le comporte
-
ment d'overclockng n'est pas garant.
Adjusted DRAM Frequency
Il montre la fréquence ajustée de la DRAM. Lecture unquement.
Extreme Memory Pro󰘰le (X.M.P)
Cet artcle sert à actver/ désactver le Intel Extreme Memory Pro󰘰le (XMP). Pour plus
d’nformaton veullez vous référer au ste Internet o󰘲cel.
DRAM Tmng Mode
Le type de tmng DRAM est contrôlé par l’EEPROM SPD (Seral Presence Detect)
du module DRAM. La mse en [Auto] actve le DRAM tmngs et le sousmenu suvant
“Advance DRAM Con󰘰guraton” est détermné par le BIOS en foncton de la con󰘰guraton
du SPD. La mse en [Lnk] ou [Unlnk] vous permet de con󰘰gurer le tmngs DRAM et le
sous-menu “Advance DRAM Con󰘰guraton” manuellement.
Advanced DRAM Con󰘰guraton
Appuyez sur <Enter> pour entrer dans le sous-menu.
Command Rate
Ce réglage contrôle le taux d’ordre DRAM.
tCL
Il contrôle la latence CAS, qu détermne le retard du tmng (en cycle d’horloge)
avant que le SDRAM commence un ordre de lecture après l’avor reçu.
tRCD
Cette foncton vous permet de détermner le tmng de la transton de RAS (row
address strobe) à CAS (column address strobe). Plus basse est la fréquence de
l’horloge, plus rapde est la performance de la DRAM.

Table of Contents

Related product manuals