- 4 -
PU-2294A/B
PU-2325A
pin 56 : AD 0 : I/O : Data input/output terminal of VAN-Bus.
pin 57 : AD 1 : I/O : Data input/output terminal of VAN-Bus.
pin 58 : AD 2 : I/O : Data input/output terminal of VAN-Bus.
pin 59 : AD 3 : I/O : Data input/output terminal of VAN-Bus.
pin 60 : AD 4 : I/O : Data input/output terminal of VAN-Bus.
pin 61 : AD 5 : I/O : Data input/output terminal of VAN-Bus.
pin 62 : AD 6 : I/O : Data input/output terminal of VAN-Bus.
pin 63 : AD 7 : I/O : Data input/output terminal of VAN-Bus.
pin 64 : AREA A : IN : Destination select input. Ref. Table 2.
pin 65 : AREA B : IN : Destination select input. Ref. Table 2.
pin 66 : JBL_ : IN : "L"= With external amplifier.
pin 67 : CITR_/PEUG : O : "L"= Citroen, "H"= Peugeot.
pin 68 : CD 0 FLAG : IN : 0 flag input from CD.
pin 69 : CD BUS 0 : I/O : Data bus line connected to CD.
pin 70 : CD BUS 1 : I/O : Data bus line connected to CD.
pin 71 : CD BUS 2 : I/O : Data bus line connected to CD.
pin 72 : VSS : - : Ground.
pin 73 : CD BUS 3 : I/O : Data bus line connected to CD.
pin 74 : CD DET : IN : Not in use.
pin 75 : VAN WU : O : Wake up signal output to VAN IC.
pin 76 : VAN RESET : O : Reset signal output to VAN IC.
pin 77 : VAN RD_ : O : Read strobe signal output to VAN IC.
Negative logic.
pin 78 : VAN WR_ : O : Write strobe signal output to VAN IC.
Negative logic.
pin 79 : VAN CS : O : Chip select signal output to VAN IC.
pin 80 : VAN ALE : O : Latch strobe signal output to VAN IC.
pin 81 : VDD : - : Positive supply voltage.
pin 82 : N.C. : IN : Not in use.
pin 83 : CD BUCK : O : Clock pulse output to CD.
pin 84 : CD CEE_ : O : Chip enable signal output to CD.
pin 85 : CD RESET_ : O : Reset pulse output to CD.
"L"= Reset.
pin 86 : CD CHU SW : IN : Chuking signal input from CD.
pin 87 : CD TR A : IN : Photo sensor signal input from CD.
pin 88 : CD TR B : IN : Photo sensor signal input from CD.
pin 89 : CD TR C : IN : Photo sensor signal input from CD.
pin 90 : CD CCW : O : Loading motor control signal output.
Ref. Table 3.
pin 91 : CD CW : O : Loading motor control signal output.
Ref. Table 3.
pin 92 : VOL A : IN : Volume control pulse input from Volume
switch.
pin 93 : VOL B : IN : Volume control pulse input from Volume
switch.
pin 94 : VPP : - : Connect to ground.
pin 95 : N.C. : IN : Not in use.
pin 96 : N.C. : IN : Not in use.
pin 97 : N.C. : IN : Not in use.
pin 98 : N.C. : IN : Not in use.
pin 99 : N.C. : IN : Not in use.
pin100 : N.C. : IN : Not in use.
pin 3 : UHSO : O : Playback mode flag output. Ref. Table 1.
pin 4 : EMPH : O : Emphasis flag output of Sub cord Q data.
"H"= emphasis ON.
pin 5 : LR CK : O : Channel clock output. (44.1kHz)
pin 6 : VSS : − : Ground.
pin 7 : B CK : O : Bit clock output. (1.4122MHz)
pin 8 : A OUT : O : Audio data output.
pin 9 : D OUT : O : Digital output.
pin 10 : MBOV : O : Buffer memory over signal output.
pin 11 : IPF : O : Compensation flag output.
pin 12 : SBOK : O : CRCC judgement output of Sub Q data.
"H"=OK.
pin 13 : CLOCK : I/O : Clock output/input to read Sub cord P to
W.
pin 14 : VDD : − : Positive supply voltage terminal.
pin 15 : VSS : − : Ground.
pin 16 : DATA : O : Sub cord P to W data output.
pin 17 : SF SY : O : Frame synchronize signal output.
pin 18 : SB SY : O : Sub cord block synchronize signal output.
pin 19 : SP CK : O : Clock signal output to read processor sta-
tus. (176.4kHz)
pin 20 : SP DA : O : Processor status signal output.
pin 21 : COFS : O : Correction frame clock output. (7.35kHz)
pin 22 : MONIT : O : Not in use.
pin 23 : VDD : − : Positive supply voltage terminal.
pin 24 : TESIO0 : IN : Not in use.
pin 25 : P2Vref : − : (Reference voltage)×2 terminal for PLL.
pin 26 : HSSW : O : pin26=Vref : ×2-speed or ×4-speed.
pin 27 : Z DET : O : 0 flag output of 1 bit DAC.
pin 28 : PDO : O : Error signal output. (EFM - PLCK)
pin 29 : TMAX S : O : TMAX detect signal output.
pin 30 : TMAX : O : TMAX detect signal output.
pin 31 : LPF N : IN : Inverted input of amplifier for LPF.
pin 32 : LPF O : O : Output of amplifier for LPF.
pin 33 : PVref : − : Reference voltage terminal for PLL.
pin 34 : VCOref : − : Reference voltage terminal for VCO.
pin 35 : VCO F : O : Output of filter for VCO.
pin 36 : AVSS : − : Analog ground.
pin 37 : SLCO : O : Output of DAC for data slice level.
pin 38 : RF IN : IN : RF signal input.
pin 39 : AVDD : − : Positive voltage supply for analog.
pin 40 : RFCT : IN : Center level input of RFRP signal.
pin 41 : RFZI : IN : RFRP 0 cross.
pin 42 : RFRP : IN : RF ripple signal input.
pin 43 : FEI : IN : Focus error signal input.
pin 44 : SBAD : IN : Sub beam addition signal input.
pin 45 : TSIN : IN : Not in use.
pin 46 : TEI : IN : Tracking error input.
pin 47 : TEZI : IN : Tracking error , 0 cross input.
pin 48 : FO O : O : Focusing equalizer output.
pin 49 : TR O : O : Tracking equalizer output.
pin 50 : Vref : − : Reference voltage for analog.
pin 51 : RFGC : O : RF gain control signal output.
pin 52 : TEBC : O : Tracking balance control signal output.
pin 53 : FM O : O : Field equalizer output.
pin 54 : FVO : O : Field error or Field search EQ output.
pin 55 : DMO : O : Disc equalizer output.
pin 56 : 2Vref : − :2 × Vref for analog.
pin 57 : SEL : O : Laser ON and UHS="H" : output "H"
pin 58 : FLG A : O : Monitor signal output.
pin 59 : FLG B : O : Monitor signal output.
pin 60 : FLG C : O : Monitor signal output.
pin 61 : FLG D : O : Monitor signal output.
pin 62 : VDD : − : Positive supply voltage.
pin 63 : VSS : − : Ground.
pin 64 : IO 0 : I/O : I/O port.
pin 65 : IO 1 : I/O : I/O port.
pin 66 : IO 2 : I/O : I/O port.
pin 67 : IO 3 : I/O : I/O port.
pin 68 : DMOUT : IN : Not in use.
pin 69 : CKSE : IN : Not in use.
pin 70 : DACT : IN : Not in use.
pin 71 : TESIN : IN : Not in use.
pin 72 : TESIO1 : IN : Not in use.
pin 73 : VSS : − : Ground.
pin 74 : PX I : IN : DSP oscillator input.
pin 75 : PX O : O : DSP oscillator output.
pin 76 : VDD : − : Positive supply voltage.
pin 77 : X VSS : − : Ground for system oscillator clock.
pin 78 : X I : IN : System clock oscillator input.
pin 79 : X O : O : System clock oscillator output.
pin 80 : X VDD : − : Positive supply voltage for system clock
oscillator.
pin 81 : D VSR : − : Positive supply voltage for right channel
Table 1. Diagnosis Phantom signal output
Input voltage of pin 28 (DG PHNT IN) DG PHN OUT(pin41)
0.00V to 0.93V L
0.94V to 2.82V H
2.83V to 5.00V L
Table 2. Destination select input
AREA A(pin64) AREA B(pin65)
Europe H H
South America H L
Saudi Arabia L H
Asia L L
Table 3. Loading motor control signal output
Loading Eject Brake Stop
CD CW (pin 91) H L H L
CD CCW(pin 90) L H H L
■ TC9462F 051-6342-00 Digital signal processor for CD
1. Outward Form : 100 pins QFP
2. Function : Sync. separation, EFM, Error correction
3. Terminal Description
pin 1 : TEST0 : IN : Not in use.
pin 2 : HSO : O : Playback mode flag output. Ref. Table 1.