EasyManua.ls Logo

Clevo M740S - Page 77

Clevo M740S
107 pages
To Next Page IconTo Next Page
To Next Page IconTo Next Page
To Previous Page IconTo Previous Page
To Previous Page IconTo Previous Page
Loading...
Schematic Diagrams
DDRII SO-DIMM - 2 B - 11
B.Schematic Diagrams
DDRII SO-DIMM - 2
Sheet 10 of 48
DDRII SO-DIMM - 2
M_ A_ A1 6
M_ A _ D Q 60
M_CLK_DDR3#25
M_ A _ D Q 28
M_ C LK_ D DR2 #
M_ A _ D Q 20
M_ A _ D Q 5
M_ A _ D Q 52
M_ DQ S 65,9
M_ OD T 2
M_A_A4
M_ A _ D Q 51
RN 24
8P4R X56_04
1
2
3
45
6
7
8
M_ A _ D Q 9
M_A _A[17:0]5, 9
M_ CL K_ DD R225
C296
10U _10V_08
M_ DQ S 6 #5,9
M_A_A1
M_A_A2
C695 .1U_10V_X7R_04
M_ A _ D Q 53
C383
* 3. 3P_50V_04
R486 10K_04
J_ D I M 2
A S0A421-N2RN -4F
102
101
100
99
98
97
94
92
93
91
105
90
89
107
106
5
7
17
19
4
6
14
16
23
25
35
37
20
22
36
38
43
45
55
57
44
46
56
58
61
63
73
75
62
64
74
76
123
125
135
137
124
126
134
136
141
143
151
153
140
142
152
154
157
159
173
175
158
160
174
176
179
181
189
191
180
182
192
194
11 2
111
117
96
95
118
81
82
87
103
88
104
149
47
133
183
77
12
48
184
78
71
72
121
12 2
196
19 3
8
16 2
150
13 8
40
28
18
24
41
53
42
54
59
65
60
66
127
139
128
145
165
171
172
18 7
178
19 0
9
21
33
15 5
34
13 2
144
15 6
168
2
3
15
27
83
120
50
69
163
86
39
198
200
161
1
177
199
116
11
29
49
68
129
146
167
186
10
26
52
67
130
147
170
185
84
13
31
51
70
131
148
169
188
85
108
109
113
110
115
79
80
30
164
114
32
166
119
195
197
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10/AP
A11
A12
BA0
BA1
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ8
DQ9
DQ 10
DQ 11
DQ 12
DQ 13
DQ 14
DQ 15
DQ 16
DQ 17
DQ 18
DQ 19
DQ 20
DQ 21
DQ 22
DQ 23
DQ 24
DQ 25
DQ 26
DQ 27
DQ 28
DQ 29
DQ 30
DQ 31
DQ 32
DQ 33
DQ 34
DQ 35
DQ 36
DQ 37
DQ 38
DQ 39
DQ 40
DQ 41
DQ 42
DQ 43
DQ 44
DQ 45
DQ 46
DQ 47
DQ 48
DQ 49
DQ 50
DQ 51
DQ 52
DQ 53
DQ 54
DQ 55
DQ 56
DQ 57
DQ 58
DQ 59
DQ 60
DQ 61
DQ 62
DQ 63
VDD
VD D
VDD
VD D
VDD
VD D
VDD
VD D
VDD
VDD
VDD
VDD
VSS
VS S
VSS
VS S
VSS
VS S
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VS S
VSS
VS S
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
NC1
NC2
NC3
NC4
NCTEST
A14
VSS
SA0
SA1
VSS
VR EF
VS S
VD DSPD
A13
DQS#0
DQS#1
DQS#2
DQS#3
DQS#4
DQS#5
DQS#6
DQS#7
DM0
DM1
DM2
DM3
DM4
DM5
DM6
DM7
A15
DQS0
DQS1
DQS2
DQS3
DQS4
DQS5
DQS6
DQS7
A16/BA2
RAS#
WE #
CAS#
S0#
S1#
CKE0
CKE1
CK0
CK1
ODT0
CK0#
CK1#
ODT1
SD A
SC L
M_ CL K_ DD R3 #
M_ A _ D Q 56
M_ A _ D Q 6
C6 7 5
.1U _10 V_ X7R _ 04
M_ O DT 15,9
M_ A _ D Q 23
M_ A_ A1
M_A_A10
C321
.1U_10V_X7R_04
M_ CK E 3
R483 56_04
M_ DQ S 3 #5,9
M_ R A S #5,9
R256 56_04
SO-DIMM 2
M_ C K E 05,9
M_ A_ A8
RN 6
8P4R X56_04
1
2
3
45
6
7
8
M_ A _ D Q 13
M_ A _ D Q 8
1.8V
M_ CL K_ DD R2
M_ A _ D Q 48
1.8V 5,7,9,22,23,24,35,39,40
C685 .1U_10V_X7R_04
C361
10U_10V _08
M_ DQ S 75,9
C362
10U_10V_08
1.8V
3.3VS
M_ A _ D Q 11
R488 10K_04
RN 22
8P4R X56_04
1
2
3
45
6
7
8
M_ DQ S 05,9
M_ CL K_ DD R3
M_ OD T 3
M_ A _ D Q 33
M_ A _ D Q 19
M_ A _ D Q 0
3.3VS_SPD
M_ DQ S 55,9
M_ D M05,9
M_ A_ A1 2
C387 .1U_10V_X7R_04
M_ A _ D Q 37
C389 .1U_10V_X7R_04
M_ O DT 35
???????!
M_ A _ D Q 62
M_ A _ D Q 41
M_ A _ D Q 38
C357
.1U_10V_X7R_04
C694 .1U_10V_X7R_04
M_ A _ D Q 47
+
C673
150U _4V_B2
M_A_A14
M_ CS 3 #
M_A_A9
C3 7 0
1U_6.3V_X5R_06
RN 23
8P4R X56_04
1
2
3
45
6
7
8
M_ A_ A1 7
M_ A _ D Q 44
M_ A _ D Q 14
M_ A _ D Q 61
Z1001
M_ A_ A1 5 M_A_A0
S_C LK9,22,25,33
M_A_A17
La yo ut N ot e:
M_ A_ A0
M_ A _ D Q 15
M_ A _ D Q 7
C690 10U_10V_08
M_A _D Q[63:0] 5,9
C2 95
.1U _1 0 V_ X7R _0 4
C3 9 3
*3.3P_50V_04
M_ D M35,9
M_ C A S #5,9
M_CLK_DDR3#
M_ A _ D Q 54
1.8V
C3 1 2
.1U_10V_X7R_04
M_ A _ D Q 34
M_ A _ D Q 49 C379 .1U_10V_X7R_04
M_ C S 1#5,9
M_ A _ D Q 3
C683 .1U_10V_X7R_04
M_ DQ S 45,9
M_ A _ D Q 12
RN 8
8P4R X56_04
1
2
3
45
6
7
8
M_ DQ S 35,9
M_A_A5
RN 9
8P4R X56_04
1
2
3
45
6
7
8
M_ O DT 05,9
M_ A _ D Q 27
M_ A _ D Q 43
C698 .1U_10V_X7R_04
M_ A _ D Q 40
M_ A _ D Q 22
0. 9 V S
C666
.1U_10V_X7R_04
M_CLK_DDR2#25
M_ A _ D Q 2
3.3VS_ SPD 9
M_ A _ D Q 50
M_ C S 0#5,9
R255 56_04
3. 3 V S
M_ A _ D Q 63
C686 .1U_10V_X7R_04
Two pieces of 56 ohms must use one
0.1U bypass capacitor.
M_ CS 2 #
M_ A _ D Q 35
C696 .1U_10V_X7R_04M_ A _ D Q 1
MV R E F 2
M_ D M25,9
M_ A _ D Q 58
C681 .1U_10V_X7R_04
M_CLK_DDR3
M_ A_ A1 0
M_A_A3
R473
1K_1%_04
RN 10
8P4R X56_04
1
2
3
45
6
7
8
M_ A _ D Q 36
M_ A _ D Q 32
M_ A_ A7
M_A_A8
D 7 SCS55 1V-30
AC
M_ DQ S 0 #5,9
M_ C S 3#5
M_ A_ A1 3
M_ C K E 35
M_A_A15
C684 .1U_10V_X7R_04
M_ CA S #
M_ D M45,9
M_ CK E 2
M_ A _ D Q 21
M_ O DT 25
Z1002
M_ A _ D Q 17
M_ A _ D Q 31
M_ A _ D Q 55
M_ DQ S 7 #5,9
M_ A _ D Q 18
M_ A _ D Q 10
R474
1K_1%_04
M_ C K E 25
M_ A_ A2
S_D AT9,22,25,33
M_ W E#5,9
M_A_A12
M_ W E#
M_ A _ D Q 59
C680 .1U_10V_X7R_04
C3 13
.1U _ 10 V_ X7R _0 4
M_ A_ A4
M_ DQ S 1 #5,9
M_ DQ S 2 #5,9
M_ A_ A9
M_A_A6
C382 .1U_10V_X7R_04
C665
.1 U_ 1 0V _ X7 R_ 04
M_ D M15,9
M_ RA S #
M_ CL K_ DD R325
M_ A _ D Q 30
3.3 VS_ SPD
M_A_A16
M_ A _ D Q 29
M_ A _ D Q 26
RN 7
8P4R X56_04
1
2
3
45
6
7
8
M_ A _ D Q 39
M_ A _ D Q 4
C6 7 4
.1U _10 V_ X7R _ 04
M_ C K E 15,9
M_ A _ D Q 45
C386 .1U_10V_X7R_04
M_ D M65,9
3.3VS 6,11,19,20,21,22,23,24,25,27,28,29,30,31,32,33,34,35,37
M_ DQ S 5 #5,9
M_ A_ A3
M_ DQ S 25,9
M_ A _ D Q 57
C369
10U_10V_08
M_ D M55,9
M_ CL K_ DD R2 #
M_ A_ A6
M_ A _ D Q 24
C697 .1U_10V_X7R_04
C2 8 2
10 U _1 0 V _ 08
M_ A_ A1 1
M_A_A13
M_ A _ D Q 42
M_A_A11
C3 7 4
.1U_10V_X7R_04
0.9VS 40
M_ DQ S 4 #5,9
M_A_A7
M_ A _ D Q 25
C687 1U_10V_06
M_ D M75,9
+
C3 10
*1 50 U _4 V_ B2
M_ C LK_ D DR2
M_ DQ S 15,9
M_ A_ A1 4
M_ A _ D Q 46
M_ A_ A5
C354
.1U_10V_X7 R_ 04
M_ A_ A[17:0 ]5,9
C388 .1U_10V_X7R_04
R257 56_04
MVREF 2
M_ C S 2#5
M_ A _ D Q 16
C682 .1U_10V_X7R_04

Table of Contents

Related product manuals