EasyManuals Logo

Clevo W241BU User Manual

Clevo W241BU
97 pages
To Next Page IconTo Next Page
To Next Page IconTo Next Page
To Previous Page IconTo Previous Page
To Previous Page IconTo Previous Page
Page #66 background imageLoading...
Page #66 background image
Schematic Diagrams
B - 14 Robson DDR3 MEM CH-A
B.Schematic Diagrams
Robson DDR3 MEM CH-A
QSA0_ 0
QSA0_ 0B
DQMA0 _0
VREFC_U 7
CHANNEL A: 64M X 16 bit X8 DDR3 (RANK0)
DQMA0 _3
DQMA0 _0
DQMA0 _1
DQMA0 _2
VREFD_U8
QSA0 _ 1B
QSA0 _ 2B
VREFC_U8
QSA0_2
QSA0 _ 3B
QSA0_0
QSA0_1
QSA0_3
QSA0 _ 0B
ODT A0
QSA0_ 0 B9
MAA 9
MAA11
MAA 7
MAA 2
MAA 3
MAA 6
MAA10
MAA 8
MAA 1
MAA12
MAA 4
MAA 5
MAA 0
MAA 13
DQA0_17
DQA0_20
DQA0_16
DQA0_19
DQA0_21
DQA0_23
DQA0_18
DQA0_22
DQA0_[23..16] 9
ODT A 0
MAA1 1
MAA 9
MAA 6
MAA 7
MAA 8
MAA 3
MAA 0
MAA 2
MAA 1
MAA 5
MAA 4
MAA1 0
VREFD_U 7
VREFC_U 7
MAA1 2
VREFD_U 7
MA A 13
MA A 2
MAA 1 1
MA A 7
MAA 1 3
MA A 3
MA A 6
MA A 8
MAA 1 0
MA A 9
VREFD _U8
VREFC _U8
MA A 0
MA A 1
MA A 5
MA A 4
MAA 1 2
ODTA 0
DQ A0 _31
DQ A0 _29
DQ A0 _30
DQ A0 _27
DQ A0 _25
DQ A0 _28
DQA0_ 8
DQA0_12
DQ A0 _24
DQ A0 _26DQA0_13
DQA0_15
DQA0_14
DQA0_9
DQA0_10
DQA0_ 11
QSA0 _3 B
QSA0 _1 QSA0_ 3
QSA0 _1 B
DQ MA0_1 DQMA0 _3
* 4.99K_1%_04
R178
*10u_6.3V_X5R_06
C378
*0.1u_10V_X5R_04
C3 42
*0 .1u _1 0V _ X 5R_ 04
C34 1
*1u_6.3V_X5R_04
C334
* 4.99K_1%_04
R174
* 4.99K_1%_04
R170
*0 .1u _1 0V _ X 5R_ 04
C36 2
* 4 . 99 K _1 % _ 04
R177
*0.1u_10V_X5R_04
C3 63
* 4 . 99 K _1 % _ 04
R173
*10u_6.3V_X5R _06
C376
*0 .1 u _1 0V _ X 5R _ 04
C360
* 0. 1 u_ 10 V _X 5R _0 4
C329
* 4 . 99 K _1 % _ 04
R169
*24 3_ 1 %_ 04R165
* 4.99K_1%_04
R182
*1u_6.3V_X5R _04
C33 3
* 1 u_ 6. 3 V _X 5R _0 4
C33 7
*1u_6.3V_X5R_04
C355
* 4 . 99 K _1 % _ 04
R181
*0 .1 u_ 10 V _X 5 R_0 4
C338
*0 .1 u_ 10 V _X 5 R_0 4
C359
*1u_6.3V_X5R_04
C357
10 0- B A LL
SD RAM DDR3
U7
* K 4W 1 G 16 46 G - B C 11
WE
L3
RAS
J3
CAS
K3
CS
L2
CKE
K9
CK
J7
CK
K7
DQSU
B7
BA0
M2
BA1
N8
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
VSSQ#D1
D1
VSS#A9
A9
VSS#E1
E1
VSS#B3
B3
NC#J1
J1
VDD#B2
B2
VD D #D 9
D9
VDDQ# A1
A1
VDDQ# A8
A8
VDD Q#C1
C1
VDD Q#C9
C9
NC#L1
L1
NC#J9
J9
VDDQ# E9
E9
ZQ
L8
RESET
T2
DQSL
F3
DMU
D3
DML
E7
VSSQ#B1
B1
VSSQ#B9
B9
VSSQ#D8
D8
VSSQ#E2
E2
DQSU
C7
VSSQ#E8
E8
DQSL
G3
VDDQ# F1
F1
VSSQ#F9
F9
VSSQ#G1
G1
VDD Q#H2
H2
VDD Q#H9
H9
VSSQ#G9
G9
VREFCA
M8
VSS#G8
G8
VD D #G 7
G7
ODT
K1
A0
N3
A1
P7
VDD#K2
K2
A12/BC
N7
VSS#J2
J2
VDD#K8
K8
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
DQU0
D7
A13
T3
A14
T7
A15
M7
BA2
M3
VREFDQ
H1
NC#L9
L9
VD D #N 1
N1
VD D #N 9
N9
VD D #R 1
R1
VD D #R 9
R9
VSS#J8
J8
VSS#M1
M1
VSS#M9
M9
VSS#P1
P1
VSS#P9
P9
VSS#T1
T1
VSS#T9
T9
VDD Q#D2
D2
*0 .1u _1 0V _ X5 R_ 04
C330
* 0 . 0 1u _1 6V _ X7 R _ 04
C353
* 10 u _6 . 3V _ X5 R _ 06
C37 5
*0 .1 u _1 0V _ X 5R _ 04
C339
* 0. 1 u_ 10 V _X 5R _0 4
C325
1 0 0- B A LL
SDR AM DDR3
U8
* K4 W 1G 1 6 46 G - B C 11
WE
L3
RAS
J3
CAS
K3
CS
L2
CKE
K9
CK
J7
CK
K7
DQSU
B7
BA0
M2
BA1
N8
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
VSSQ #D1
D1
VSS#A9
A9
VSS#E1
E1
VSS#B3
B3
NC#J1
J1
VD D #B 2
B2
VDD #D9
D9
VDD Q#A1
A1
VDD Q#A8
A8
VDDQ #C1
C1
VDDQ #C9
C9
NC#L1
L1
NC#J9
J9
VDD Q#E9
E9
ZQ
L8
RESET
T2
DQSL
F3
DMU
D3
DML
E7
VSSQ#B1
B1
VSSQ#B9
B9
VSSQ #D8
D8
VSSQ#E2
E2
DQSU
C7
VSSQ#E8
E8
DQSL
G3
VDD Q#F1
F1
VSSQ#F9
F9
VSSQ #G1
G1
VDDQ #H2
H2
VDDQ #H9
H9
VSSQ #G9
G9
VREFCA
M8
VSS#G8
G8
VDD #G7
G7
ODT
K1
A0
N3
A1
P7
VD D #K 2
K2
A12/BC
N7
VS S # J2
J2
VD D #K 8
K8
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
DQU0
D7
A13
T3
A14
T7
A15
M7
BA2
M3
VREFDQ
H1
NC#L9
L9
VDD #N1
N1
VDD #N9
N9
VDD #R1
R1
VDD #R9
R9
VS S # J8
J8
VSS#M1
M1
VSS#M9
M9
VSS#P1
P1
VSS#P9
P9
VS S # T1
T1
VS S # T9
T9
VDDQ #D2
D2
*1u_6.3V_X5R _04
C35 4
*0.1u_10V_X5R_04
C3 40
*1u_6.3V_X5R _04
C35 6
*0.1u_10V_X5R_04
C3 61
*0 .1u _1 0V _ X5 R_ 04
C326
* 5 6_ 04
R18 5
*243_1%_04R1 66
* 1 u_ 6. 3 V _X 5R _0 4
C35 8
*1u_6.3V_X5R_04
C336
*1u_6.3V_X5R _04
C33 5
* 10 u _6 . 3V _ X5 R _ 06
C37 7
MV DDQ
MV DDQ
MV DDQ
MVDDQ
MVDDQ
MVDD Q
MVDDQ
MVDD Q MVDDQ
MVDDQ
MVDDQ
DQMA0_[3..0]9
QSA0_ [3..0 ]9
ODT A09
MAA[13..0]9, 1 4
CLKA0 #9
CLKA09
CASA0#9
CKEA09
WEA0#9
CLKA0 #9
CSA0b _09
CLKA09
RASA0#9
CSA0b_09
C LKA09
WEA0#9
C ASA0 #9
R ASA0 #9
C LKA0#9
C KEA09
DQA0_ [31 ..24] 9DQA0_[1 5..8] 9
MEM_ RS T9, 1 4
A_BA29,14
ME M_R ST9, 1 4
A_BA09,14
A_BA29, 1 4
A_BA19, 1 4
A_BA09, 1 4
A_BA19,14
QSA0_ 1 B9
QSA0 _2
DQ MA0_ 2
QSA0 _2 B
QSA0_ 2 B9
* 5 6_ 04
R18 6
QSA0_ 3 B9
VREFD_U 7
VREFC_U 7
DQ A0 _3
DQ A0 _4
DQ A0 _0
DQ A0 _2
DQ A0 _5
DQ A0 _1
DQ A0 _7
DQ A0 _6
DQA0_[7..0] 9
VREFC_U8
COMPONENTS SHOWN ARE EXAMPLES ONLY
AND NOT NECESSARILY QUALIFIED
VREFD_U8
Sheet 13 of 41
Robson DDR3 MEM
CH-A

Table of Contents

Questions and Answers:

Question and Answer IconNeed help?

Do you have a question about the Clevo W241BU and is the answer not in the manual?

Clevo W241BU Specifications

General IconGeneral
BrandClevo
ModelW241BU
CategoryNotebook
LanguageEnglish

Related product manuals