EasyManua.ls Logo

Inter-m CD-660 - Page 2

Inter-m CD-660
16 pages
Print Icon
To Next Page IconTo Next Page
To Next Page IconTo Next Page
To Previous Page IconTo Previous Page
To Previous Page IconTo Previous Page
Loading...
ELECTRICAL ADJUSTMENT PROCEDURE (FRONT PART)
ELECTRICAL ADJUSTMENT PROCEDURE (FRONT PART)
1
MB95F108AHW
MB95F108AHW
8-bit Proprietary Microcontrollers
Electrical Adjustment Procedure
Specifications
Electrical Parts List
Top and Bottom View of P.C.Board
Wiring Diagram
Block Diagram
Schematic Diagram
Exploded View of Cabinet & Chassis / Mechanical Parts list
1~14
15
16~17
18~19
20~21
22~23
24~27
28~29
· · · · · · · · · · · · · · · · · · · · · · · ·
· · · · · · · · · · · · · · · · · · · · · · · · · · · · · ·
· · · · · · · · · · · · · · · · · · · · · · · · · · · · · · ·
· · · · · · · · · · · · · · · · · · · · · · · · · · · · · ·
· · · · · · · · · · · · · · · · · · · · · · · · · · · · · · · ·
· · · · · · · · · · · · · · · · · · · · · ·
· · · · · · · · · · · · · · · · · · · · · · · · · · · · · · · ·
· · · · · · · · · · · · · · · · · · ·
CONTENTS
CONTENTS
GGDESCRIPTION
GGFEATURE
The MB95100AH series is general-purpose, single-chip microcontrollers.
In addition to a compact instruction set,
the microcontrollers contain a variety of peripheral functions.
64-pin plastic LQFP (FPT-64P-M03)
• F²MC-8FX CPU core
Instruction set optimized for controllers
GGGGGG½ Multiplication and division instructions
GGGGGG½ 16-bit arithmetic operations
GGGGGG½ Bit test branch instruction
GGGGGG½ Bit manipulation instructions etc.
• Clock
GGGGGG½ Main clock
GGGGGG½ Main PLL clock
GGGGGG½ Subclock (for dual clock product)
GGGGGG½ Sub PLL clock (for dual clock product)
• Timer
GGGGGG½ 8/16-bit compound timer 2 channels
GGGGGG½ 16-bit reload timer
GGGGGG½ 8/16-bit PPG x2 channels
GGGGGG½ 16-bit PPG x2 channels
GGGGGG½ Timebase timer
GGGGGG½ Watch prescaler (for dual clock product)
• LIN-UART
GGGGGG½ Full duplex double buffer
GGGGGG½ Clock asynchronous or clock synchronous serial transfer capable
• UART/SIO
GGGGGG½ Clock asynchronous or clock synchronous serial transfer capable
• I²C*
GGGGGG½ Built-in wake-up function
• External interrupt
GGGGGG½ Interrupt by edge detection (rising, falling, or both edges can be selected)
GGGGGG½ Can be used to recover from low-power consumption (standby) modes.
• 8/10-bit A/D converter
GGGGGG½ 8-bit or 10-bit resolution can be selected
• Low-power consumption (standby) mode
GGGGGG½ Stop mode
GGGGGG½ Sleep mode
GGGGGG½ Watch mode (for dual clock product)
GGGGGG½ Timebase timer mode
• I/O port: Max 54
GGGGGG½ General-purpose I/O ports (Nch open drain) : 6 ports
GGGGGG½ General-purpose I/O ports (CMOS) : 48 ports

Other manuals for Inter-m CD-660