EasyManua.ls Logo

MSI H55M-E33 series - Page 78

MSI H55M-E33 series
154 pages
Print Icon
To Next Page IconTo Next Page
To Next Page IconTo Next Page
To Previous Page IconTo Previous Page
To Previous Page IconTo Previous Page
Loading...
De-32
MS-7636 Manboard
Auto OverClock Technology
Lautet de Enstellung [Max FSB], kann das System den maxmalen FSB Takt 󰘰nden
und automatsch übertakten.
Memory-Z
Drücken Se de Engabetaste <Enter>, um das Untermenü aufzurufen.
DIMM1~4 Memory SPD Informaton
Drücken Se de Engabetaste <Enter>, um das Untermenü aufzurufen. Das Unter
-
menü zegt de Informatonen des nstallerten Spechers an.
Current DRAM Channel1~4 Tmng
Zegt de nstallerten DRAM Tmng. Nur Anzege.
DRAM Tmng Mode
Wählen Se aus, ob DRAM-Tmng durch das SPD (Seral Presence Detect) EEPROM
auf dem DRAM-Modul gesteuert wrd. De Enstellung [Auto] ermöglcht de automa
-
tsche Erkennung des DRAM tmngs und der folgenden “Advance DRAM Con󰘰gura-
ton” Untermenü durch das BIOS auf Bass der Enstellungen m SPD. Das Vorwählen
[Manual] engestellt, können Se den DRAM Tmng und de folgenden “Advance DRAM
Con󰘰guraton” Untermenü anpassen.
Advance DRAM Con󰘰guraton
Drücken Se de Engabetaste <Enter>, um das Untermenü aufzurufen.
CH1/ CH2 1T/2T Memory Tmng
Können Se her de DRAM Tmng angeben. Legt de SDRAM Kommandorate fest.
De Enstellung [1N] lässt den SDRAM Sgnal Kontroller mt enem 1N ((Taktzyklus)
laufen. Be [2N] läuft er mt zwe Zyklen. 1N st schneller als 2N.
CH1/ CH2 CAS Latency (CL)
Her wrd de Verzögerung m Tmng (n Taktzyklen) engestellt, bevor das SDRAM
enen Lesebefehl nach dessen Erhält auszuführen begnnt.
CH1/ CH2 tRCD
Wenn DRAM erneuert wrd, werden Rehen und Spalten separat adressert. Gestattet
es, de Anzahl der Zyklen der Verzogerung m Tmng enzustellen, de zwschen den
CAS und RAS Abtastsgnalen legen, de verwendet werden, wenn der DRAM bes
-
chr eben, ausgelesen oder aufgef rscht wrd. Ene hohe Geschwndgket fuhrt zu
hoherer Lestung, während langsamere Geschwndgketen enen stableren Betreb
beten.
CH1/ CH2 tRP
Legt de Anzahl der Taktzyklen fest, de das Rehenadress Strobe - RAS) für ene
Vorladung bekommt. Wrd dem RAS bs zur Au󰘯rschung des DRAM ncht genug
Zet zum Aufbau sener Ladung gegeben, kann der Refresh unvollstandg ausfallen
und das DRAM Daten verleren. Deser Menüpunkt st nur relevant, wenn synchron
-
er DRAM verwendet wrd.
CH1/ CH2 tRAS
Dese Enstellung stellt das Nehmen der Zet RAS fest, um von zu lesen und zu ener
Specherzelle zu schreben.

Table of Contents

Related product manuals