Table 3-2 Hardware status bit
ÚÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÄÄÂÄÄÄÄÄÄÄÄÄ¿
³ Items ³ H/W status ³ 1 ³ 0 ³
ÃÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄ´
³ Bit7 ³ Reserved ³ ³ ³
ÃÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄ´
³ Bit6 ³ CPU clock ³ 10MHz ³ 20MHz ³
ÃÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄ´
³ Bit5 ³ Media Type ³ 2DD ³ 2HD ³
ÃÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄ´
³ Bit4 ³ FDD Type ³ 1.6MB ³ 2MB ³
ÃÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄ´
³ Bit3 ³ Reserved ³ ³ ³
ÃÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄ´
³ Bit2 ³ Drive A/B ³ Normal ³ Change ³
ÃÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄ´
³ Bit1 ³ External FDD ³ ON ³ OFF ³
ÃÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄÄÅÄÄÄÄÄÄÄÄÄ´
³ Bit0 ³ Reserved ³ ³ ³
ÀÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÄÄÁÄÄÄÄÄÄÄÄÄÙ
~~
DOC:MAINTENANCE MANUAL
MODEL:T5200
MODEL:T5200C
CHAP:3 TESTS AND DIAGNOSTICS
SECT:3.5, MEMORY TEST
DOC_ID:3.5 T5200
LANG:ALL
TEXT:
<fig id=MMS\5200\52003_8.TIF>Page 3-8</fig>
3.5 MEMORY TEST
Subtest 01 RAM constant data (in real mode)
This subtest writes constant data to memory, then reads
and compares it with the original data. The constant data
is FFFFH, AAAAH, 5555H, 0101H, and 0000H.
Subtest 02 RAM address pattern data (in real mode)
This subtest creates an address pattern by XORing
(Exclusive- ORing) the address segment and address offset,
writes the address pattern into the segment address and
the offset address, then reads and compares it with the
original data.
Subtest 03 RAM refresh (in real mode)
This subtest writes 256 bytes of constant data to memory,
then reads and compares it with the original data. The
constant data is "AAAAH" and 5555H. There is a delay
between the write and the read operations.
Subtest 04 Protected mode