EasyManua.ls Logo

Sharp LC-60 EQ10U - Page 27

Sharp LC-60 EQ10U
272 pages
To Next Page IconTo Next Page
To Next Page IconTo Next Page
To Previous Page IconTo Previous Page
To Previous Page IconTo Previous Page
Loading...
LC-60/70EQ10U,SQ10U/15U/17U,TQ15U,UQ17U
2 – 17
1
23
1097654
8
J
A
B
C
D
E
F
G
H
I
1311 191816151412 17
MAIN Unit-5(DUNTKG382FM01)
4_A7
4_BA2_HSS
1_A5
4_A5
A_DDR_DQ10
A_DDR_DQ19
A_DDR_DQ8
3_A3
1_A11
B_DDR_CLK1P_702MHz
3_A14
B_DDR_DQ23
A_DDR_DQM0
A_DDR_A9
B_DDR_A1
B_DDR_DQ2
B_DDR _DQ31
A_DDR
_DQ11
A_DDR_BA2
4_CAS #_HSS
A_DDR_DQ18
A_DDR_CLKE N
4_BA1_HSS
A
_DDR_A1
B_DDR_DQM3
B_DDR_RAS#
2_A11
1_A11
A_DD R_D QS 0N
2_A2
4_R AS #_HS S
B_DDR_DQ11
4_A3
B_DDR_DQS 3P
A_DD R_A0
B_DDR_A1
A_DDR_DQ17
1_CKE _HSS
A_DD R_D QS 0P
1_CS0#_HS S
B_DDR_DQ20
B_DDR_A14
B_DDR_A3
2_A1
A_DDR_DQ18
A_DD R_D QS 0P
A_DD R_A4
B_DDR_DQ26
4_CKE _HSS
B_DDR_DQ20
1_A4
B_DDR_DQ3
A_DD R_A5
4_A4
B_DDR_DQ7
A_DDR_DQ9
B_DDR_DQ15
2_CAS #_HSS
A_DDR_DQ31
B_DDR _DQ25
1_A9
A_DDR_BA1
3_A4
2_A0
A_DDR_DQ7
A_DDR_RAS#
B_DDR_A0
4_A2
B_DDR_DQS 0P
1_A14
1_A1
2_ODT_HSS
A_DDR_DQ20
A_DD R_A6
B_DDR_BA1
B_DDR_DQ 10
A_DDR_DQ6
A_DDR_BA2
2_A6
4_BA2_HSS
A_DDR_DQ11
4_A1
A_DD R_D Q15
2_A10
1_R AS #_HS S
B_DDR_DQ3
2_A3
1_A7
A_DDR_A8
B_DDR _A12
B_DDR_DQ6
A_DDR_DQ5
A_DDR_A5
4_A14
A_DDR_DQS 3P
B_DDR_A5
A_DD R_D Q14
3_A0
A_DDR_DQS 3N
A_DDR_DQ22
1_ODT_HSS
1_A13
2_A9
B_DDR_MCL K1N_702MHz
A_DD R_C S 0#
B_DDR_A4
A_DDR_DQM1
A_DDR_DQ10
A_DDR_DQ4
2_A4
B_DDR_A4
2_WE#_HSS
1_BA0_HSS
A_DDR_DQ23
1_
CAS#_HSS
B_DDR_DQ10
A_DDR_DQ12
2_CAS#_HSS
A_DD R_A3
A_DD R_A11
4_BA0_HSS
B_DDR_DQS2N
3_A8
A
_DDR_DQ2
A_DDR_DQS 3N
A_DDR_DQ3
A_DDR_A0
4_A13
B_DDR_ODT
3_WE#_HSS
A_DD R
_A14
2_A2
A_DDR_DQ30
3_A7
A_DDR_DQS 2N
A_DD R_R E S E T
A_DDR_DQS 1P
B_DDR_DQ17
3_ODT_HSS
A_DDR_DQ27
A_DDR_DQ2
A_DD R_A10
B_DDR_A10
1_A10
4_A10
2_A14
A_DDR_DQ1
3_A5
A_DDR_RAS#
B_DDR_DQM1
2_A5
4_CS0#_HS S
2_A6
B_DDR_CLK0P_702MHz
A_DDR_DQS 1P
A_DD R_D Q28
3_R E S ET_HSS
1_CAS #_HSS
A_DDR_DQ25
A_DDR_DQ1
A_DDR_BA1
4_CS0#_HS S
A
_DDR_DQ15
A_DDR_ODT
2_A5
3_A0
3_A13
A_DDR_DQ6
2_CS0#_HS S
A_DD R_MC LK 0P _702MHz
A_DDR_DQS 3P
1_
A5
A_DDR_DQ0
2_A8
B_DDR_DQ25
4_WE#_HSS
B_DDR _DQ9
B_DDR_DQ26
B_DDR_DQS 0N
B_DDR_A8
A_DDR_CAS#
B_DDR_CLK1N_702MHz
A_DDR_ODT
A_DDR_CLK0P_702MHz
B_DDR _A6
A_DDR_DQ27
3_A2
B_DDR_A11
A_DDR_DQM3
B_DDR _CLK0N_702MHz
2_A0
4_A1
B_DDR_A7
B_DDR _DQS 1P
4_A9
B_DDR_DQ13
2_BA1_HSS
1_A2
1_BA1_HSS
4_A13
4_A11
2_A1
3_A6
A_DDR_DQ14
A_DDR_DQ28
A_DDR_A11
4_A12
1_A14
B_DDR_DQ8
1_WE#_HSS
B_DDR_DQM2
1_A12
B_DDR_DQ27
4_CKE _HSS
4_ODT_HSS
A_DD R_A2
A_DDR_DQ30
2_A13
4_A3
B_DDR_DQ1
B_DDR_DQ24
1_BA1_HSS
B_DDR_DQS 1P
B_DDR _DQ15
1_A10
B_DDR_DQ30
A_DDR_DQM0
A_DD R_A8
B_DDR_DQ12
2_A12
A_DDR_DQ31
A_DD R_C S 0#
1_A6
B_DDR_CAS#
B_DDR _DQ13
B_DDR_DQ23
B_DDR_A13
B_DDR_DQ6
1_A4
B_DDR_DQ28
A_DD R_D Q12
2_A7
3_CAS #_HSS
B_DDR_A11
A_DD R_D Q24
A_DDR_DQ24
2_CS0#_HS S
1_A8
B_DDR_RE S E T
A_DDR_DQ9
B_DDR _DQ12
B_
DDR _DQ8
4_A5
A_DD R_A4
B_DDR_DQ30
3_BA1_HSS
3_A10
2_BA0_HSS
B_DDR_DQS0P
B_DDR_BA2
B_DDR_DQ9
A_DDR_DQ29
A_DDR_A13
A_DDR_DQ8
2_A13
B_DDR_A13
B_DDR_DQ7
2_BA0_HSS
3_A1
3_A1
A_DDR_A10
B_DDR_A9
3_BA2_HSS
A_DD R_BA 0
B_DDR _A7
3_A9
B_DDR_DQ28
1_CS0#_HS S
B_DDR _DQM1
A_DDR_DQ26
2_BA1_HSS
2_A7
B_DDR_DQ22
B
_DDR _A9
A_DDR_DQ5
B_DDR_DQ5
A_DDR_A12
A_DDR_DQ29
3_A5
A_DDR_A6
A_DDR_DQ4
B_DDR_DQ18
2_ODT_HSS
3_CAS#_HSS
A_DDR_DQS 2N
2_A11
B_DDR_DQ18
2_A4
B_DDR_BA0
B_DDR_DQ0
1_A12
3_A11
1_A7
3_A12
B_DDR_DQ14
A_DD R_WE #
4_ODT_HSS
B_DDR_A2
B_DDR_DQS 2P
A_DDR_DQ25
2_A9
B_DDR_WE#
A_DDR_DQ23
1_A2
B_DDR_DQS 3P
A_DDR_DQS 2P
B_DDR_WE#
B_DDR_DQ31
A_DDR_DQ3
B_DDR_A0
1_A13
3_A14
B_DDR_DQS 1N
2_BA2_HSS
B_DDR_ODT
3_CKE _HSS
1_A3
A_DDR_DQ17
B_DDR_DQ29
4_A6
4_A10
1_RAS#_HSS
2_A8
A_DDR_DQ13
2_BA2_HSS
1_A9
3_BA1_HSS
B_DDR _C LKEN
A_DDR_DQ0
A_DDR_A12
4_A0
3_A10
1_BA0_HSS
3_A3
B_DDR_DQ22
A_DDR_DQ19
4_A6
A_DDR_DQS 1N
A_DD R_C L K1N_702MHz
3_A7
3_A4
3_CKE _HSS
2_A3
B_DDR_DQS 2N
B_DDR_DQM0
A_DDR_CAS#
A_DD R_D Q16
4_
A7
1_CKE _HSS
1_WE#_HSS
A_DDR_DQM3
4_A12
4_BA1_HSS
B_DDR_DQ2
1_BA2_HSS
A_DDR_A9
4_A4
3_CS0#_HS S
2_R AS #_HS S
B_DDR_DQS 3N
B_DDR_DQS2P
B_DDR_CL KE N
A_DDR_DQ26
B_DDR_DQM0
A_DD R_D Q13
A_DDR_A2
A_DDR_DQ21
B_DDR _A6
A_DDR_DQ22
3_BA0_HSS
3_R AS #_HS S
A_DDR_A7
B_DDR_DQ17
B_DDR_CS0#
4_R AS #_HS S
2_WE#_HSS
B_DDR_CAS#
B_DDR_DQ19
4_BA0_HSS
A_DDR_MCLK1N_702MHz
B_DDR _DQ5
3_A11
A_DDR_A3
B_DDR_A2
2_CKE _HSS
A_DDR_DQM2
B_DDR_DQ1
A_DDR_A13
3_BA0_HSS
B_DDR_DQ16
B_DDR _DQS 3N
1_ODT_HSS
4_A0
2_A10
3_A6
B_DDR_DQ21
4_A8
A_DDR_DQS 1N
B
_DDR_MC LK0N_702MHz
A_DD R
_DQM1
A_DDR_CLK0N_702MHz
A_DDR_BA0
B_DDR _A8
A_DDR_DQ16
B_DDR_A10
3_A2
B_DDR_BA0
1_A3
2_RAS#_HSS
A_DDR_A1
B_DDR_RAS#
3_ODT_HSS
4_CAS #_HSS
3_WE#_HSS
B_DDR_DQ14
B_DDR_DQM2
3_A12
B_DDR_DQ27
A_DDR_WE #
A_DDR_DQS 0N
B_DDR_BA1
B_DDR_DQS0N
2_CKE _HSS
A_DDR_DQ21
1_A6
3_BA2_HSS
3_A13
A_DDR_A7
4_A2
B_DDR_DQ4
B_DDR_DQ0
B_DDR_DQS1N
B_DDR_MCLK 1P_702MHz
B_DDR_DQ19
B_DDR_DQ4
A_DDR_DQM2
1_BA2_HSS
B_DDR_A12
B_DDR_A5
B_DDR_DQ24
4_A8
A_DDR_DQ7
A_DDR
_CLKE N
A_DDR_DQ20
B_DDR_DQ11
A_DDR_CLK1P_702MHz
1_A1
B_DDR_BA2
4_WE#_HSS
2_A12
B_DDR_CS0#
A_DD R_MC LK 0N_702MHz
B_DDR_MCLK0P_702MHz
B_DDR_DQM3
B_DDR_DQ21
3_A8
1_A0
4_A9
3_CS0#_HS S
1_A0
A_DDR_DQS 2P
3_A9
A_DDR_MCLK1P_702MH z
1_A8
3_R AS #_HS S
B_DDR_DQ29
2_R E S ET_HSS
4_A11
B_DDR_DQ16
B_DDR_A3
1_VRE F_0.75V
1_D1.5V
2_VRE F_0.75V
4_VRE F_0.75V
4_D1.5V
3_VRE F_0.75V
3_D1.5V
2_R E SET_HSS 4_R E SET_HSS
3_R E SET_HSS1_R E SET_HSS
A_DD R_R E S E T
B
_DDR_RESET
1_R E S ET_HSS
4_R E S ET_HSS4_R E SET_HSS
B_DDR _DQ0
004
B_DDR _DQ4
004
A_DDR_DQS 2P
004
C3525
10u 16V
KZA510WJPZ
A_DDR_DQM3
004
*C 3 53 2
0.1u
10V
K
B_DDR _DQ23
004
*R 3 6 76
47
1
2
3
4
5
6
7
8
A_DDR_BA1
004
B_DDR _DQ29
004
R3686
47
1
2
3
4
5
6
7
8
A_DDR_WE #
004
A_DDR_BA2
004
B_DDR_DQ16
004
B_DDR_DQ17
004
C3510
0.1u
10V
K
A_DDR_DQ24
004
B_DDR _A7
004
R3662
47
A_DDR_A9
004
A_DDR_DQM0
004
B_DDR _DQ11
004
R3671
100
R3
675
47
1
2
3
4
5
6
7
8
B_DDR _A13
004
B_DDR_DQS 0P
004
B_DDR _DQ8
004
B_DDR_DQS 2P
004
B_DDR_RES ET
004
A_DD R_MC LK 1N_702MHz
004
R3669
47
1
2
3
4
5
6
7
8
A_DD R_A3
004
R3660
47
R3652
0
2
1
3
4
A_DD R_C L KE N
004
A_DDR_DQ16
004
A_DDR_DQ0
004
C3521
10u
16V
KZA510WJPZ
*R 3 6 83
47
*F L 35 0 4
NA119WJ
R3509
240
F
*R3507
1K
F
A_DDR_DQ4
004
A_DD R_BA 0
004
B_DDR_DQ25
004
A_DD R_OD T
004
B_DDR_A3
004
R3667
47
1
2
3
4
5
6
7
8
R3672
100
A_DD R_A11
004
B_DDR_DQS3P
004
B_DDR_DQM3
004
A_DDR_DQ17
004
A_DDR_DQ26
004
B_DDR_A2
004
R3503
1K
F
B_DDR _B A2
00
4
B_DDR _DQ
3
004
A_DDR_DQS 0N
004
B_DDR _
DQ6
004
B_DDR_A6
004
B_DDR _DQM1
004
R3657
47
1
2
3
4
5
6
7
8
B_DDR_DQ18
004
A_DDR_A1
004
A_DDR_DQM1
004
B_DDR_DQ5
004
A_DDR_DQ1
004
A_DDR_DQ23
004
B_DDR_MCLK0N_702MHz
004
*C3529
10u 16V
K ZA510WJ PZ
R3653
47
1
2
3
4
5
6
7
8
C3502
0.1u
10V
K
A_DDR_DQ12
004
B_DDR_CAS#
004
A_DDR_A7
004
R3659
47
*C3516
0.1u
10V
K
B_DDR_CS0#
004
R
3688
47
1
2
3
4
5
6
7
8
A_DD R_C S 0#
004
A_DD R_A2
004
A_DDR_MCLK1P_702MH z
004
A_DDR_DQ10
004
B_DDR _DQS 3N
004
B_DDR _DQ31
004
A_DDR_DQ22
004
R3655
47
1
2
3
4
5
6
7
8
A
_DDR
_DQ31
004
C3519
10u
16V
K ZA510WJ PZ
B_DDR_A5
004
B_DDR _B A1
004
B_DDR_DQS 1N
004
*R3690
47
1
2
3
4
5
6
7
8
*C 3 51 4
0.1u
10V
K
B_DDR _R AS #
004
R3656
47
1
2
3
4
5
6
7
8
B_DDR _CLKEN
004
A
_DDR_CAS#
004
R3691
0
2
1
3
4
A
_DDR_A13
004
A_DDR_DQ18
004
F L3502
NA119WJ
B_DDR_DQS 0N
004
R3505
1K
F
B_DDR_DQS 1P
004
B_DDR_DQ14
004
R3502
1K
F
A_DDR_DQS 1P
004
A_DDR_DQ3
004
*R 3 6 78
47
1
2
3
4
5
6
7
8
R3510
240
F
B_DDR _A8
004
R3681
47
B_DDR_MCLK1N_702MHz
004
B_DDR_DQS 2N
004
A_DDR_DQM2
004
A_DDR_DQ25
004
A_DDR_DQ2
004
A
_DDR_DQ7
004
*R3677
47
1
2
3
4
5
6
7
8
C3517
10u
16V
KZA510WJPZ
R3685
47
1
2
3
4
5
6
7
8
R3504
1K
F
R3651
0
2
1
3
4
A_DDR_DQS 0P
004
B_DDR_DQ
M0
004
A_DD R_M
CLK0N_702MHz
004
A_DD R_D QS 2N
004
B_DDR_DQ13
004
R3687
47
1
2
3
4
5
6
7
8
D+1.
5V
010
A_DD R_D Q8
004
C3528
0.1u
10V
K
A_DDR_A5
004
B_DDR_DQ22
004
A_DD R_A4
004
A_DD R_D Q19
004
R3666
47
1
2
3
4
5
6
7
8
A_DD R_D QS 3N
004
B_DDR_DQM2
004
C3518
0.1u
10V
K
R3506
1K
F
C3506
0.1u
10V
K
B_DDR _DQ27
00
4
A_DDR_DQ14
004
C3508
0.1u
10V
K
R3658
47
1
2
3
4
5
6
7
8
C3527
10u
16V
KZA510WJPZ
C3504
0.1u
10V
K
B_DDR_DQ9
004
B_DDR_DQ1
004
A_DDR_DQ28
004
A_DDR_RESET
004
A_DDR_RAS#
004
R3680
47
*R 3 6 73
100
A_DDR_DQ5
004
C3523
10u
16V
KZA510WJPZ
B_DDR_A1
004
B_DDR_DQ30
004
A_DDR_A12
004
A_DDR
_DQ6
004
R3668
47
1
2
3
4
5
6
7
8
R3511
240
F
B_DDR _DQ15
004
B_DDR _DQ19
004
A_DD R_A6
004
A_DDR_DQ21
004
B_DD
R_A12
004
R3661
47
A_DDR_DQS 3P
004
B_DDR _DQ21
004
R3664
47
1
2
3
4
5
6
7
8
*R 3 5 12
240
F
B_DDR_A4
004
B_DDR _A11
004
A_
DDR_A0
004
B_DDR _DQ26
004
B_DDR _A9
004
B_DDR _W E#
004
A_DDR_DQ27
004
C3526
0.1u
10V
K
B_DDR _A0
004
R3654
47
1
2
3
4
5
6
7
8
A_DDR_DQ13
004
B _DDR _MCLK1P_702MHz
004
R3501
1K
F
*R 3 6 79
47
1
2
3
4
5
6
7
8
*R 3 5 08
1K
F
B_DDR_DQ12
004
B_DDR _DQ2
004
B_DDR _B A0
004
R
3665
47
1
2
3
4
5
6
7
8
B_DDR _DQ7
004
A_DDR_DQ20
004
A_DDR_A8
004
A_DDR_DQ29
004
B_DDR _DQ24
004
B_DDR_A14
004
A_DDR_DQ11
004
B_DDR_DQ28
004
R3670
100
A_DDR_A10
004
F L3503
NA119WJ
B_DDR_MCLK0P_702MHz
004
*R3682
47
B_DDR_DQ20
004
A_DDR_DQ15
004
B_DDR_ODT
004
F L3501
NA119WJ
A_DDR_DQ30
004
B_DDR_A10
004
C
3522
0.
1u
10V
K
A_DDR_DQS 1N
004
A_DDR_A14
004
A_DDR_DQ9
004
C3512
0.1u
10V
K
*C 3 53 1
10u
16V
KZA510WJPZ
B_DDR _DQ10
004
*R3689
47
1
2
3
4
5
6
7
8
R3674
47
1
2
3
4
5
6
7
8
A_DD R
_MCLK0P _702MH z
004
*R 3 6 92
0
2
1
3
4
IXD682WJ QZ
A1
VDDQ
B1
VSSQ
C1
VDDQ
D1
VSSQ
E1
VSS
F1
VDDQ
G1
VSSQ
H1
VREFDQ
J1
NC
K1
ODT
L1
NC
M1
VSS
N1
VDD
P1
VSS
R1
VDD
T1
VSS
T2
#RESET
T3
A13(NC)
T7
A14(NC)
T8
A8
T9
VSS
R9
VDD
P9
VSS
N9
VDD
M9
VSS
L9
NC
K9
CK
E
J9
NC
H9
VDDQ
G9
VSSQ
F9
VSSQ
E9
VDDQ
D9
VDD
C9
VDDQ
B9
VSSQ
A9
VSS
A8
VDDQ
A7
DQU4
A3
DQU7
A2
DQU5
B2
VDD
C2
DQU3
D2
VDDQ
E2
VSSQ
F2
DQL2
G2
DQL6
H2
VDDQ
J2
VSS
K2
VD
D
L2
#CS
M2
BA
0
N2
A3
P2
A5
R2
A7
R3
A9
R7
A11
R8
A6
P8
A4
N8
BA1
M8
VREFCA
L8
ZQ
K8
VDD
J8
VSS
H8
DQL5
G8
VSS
F8
DQL3
E8
VSSQ
D8
VSSQ
C8
DQU2
B8
DQU6
B7
#DQSU
B3
VSS
C3
DQU1
D3
DMU
E3
DQL0
F3
DQSL
G3
#DQSL
H3
DQL4
J3
#RAS
K3
#CAS
L3
#WE
M3
BA2
N3
A0
P3
A2
P7
A1
N7
A12(#BC)
M7
NC
L7
A10(AP)
K7
#CLK
J7
CLK
H7
DQL7
G7
VDD
F7
DQL1
E7
DML
D7
DQU0
C7
DQSU
IXD682WJ QZ
A1
VDDQ
B1
VS S Q
C1
VDDQ
D1
VS S Q
E1
VSS
F1
VDDQ
G1
V
SSQ
H1
VREFDQ
J1
NC
K1
ODT
L1
NC
M1
VSS
N1
VDD
P1
VSS
R1
VDD
T1
VSS
T2
#RESET
T3
A13(NC)
T7
A14(NC)
T8
A8
T9
VSS
R9
VDD
P9
VSS
N9
VDD
M9
VSS
L9
NC
K9
CKE
J9
NC
H9
VDDQ
G9
VS S Q
F9
VS S Q
E9
VDDQ
D9
VDD
C9
VDDQ
B9
VS S Q
A9
VSS
A8
VDDQ
A7
DQU4
A3
DQU7
A2
DQU5
B2
VDD
C2
DQU3
D2
VDDQ
E2
VS S Q
F2
DQL2
G2
DQL6
H2
VDDQ
J2
VSS
K2
VDD
L2
#CS
M2
BA
0
N2
A3
P2
A5
R2
A7
R3
A9
R7
A1
1
R8
A6
P8
A4
N8
BA1
M8
VREFCA
L8
ZQ
K8
VDD
J8
VSS
H8
DQL5
G8
VSS
F8
DQL3
E8
VS S Q
D8
VS S Q
C8
DQU2
B8
DQU6
B7
#DQSU
B3
VSS
C3
DQU1
D3
DMU
E3
DQL0
F3
DQSL
G3
#DQSL
H3
DQL4
J3
#RAS
K3
#CAS
L3
#WE
M3
BA2
N3
A0
P3
A2
P7
A1
N7
A12(#BC )
M7
NC
L7
A10(AP)
K7
#CLK
J7
CLK
H7
DQL7
G7
VDD
F7
DQL1
E7
DML
D7
DQU0
C7
DQSU
IXD682WJ QZ
A1
VDDQ
B1
VS S Q
C1
VDDQ
D1
VS S Q
E1
VSS
F1
VDDQ
G1
VS S Q
H1
VREFDQ
J1
NC
K1
ODT
L1
NC
M1
VSS
N1
VDD
P1
VSS
R1
VDD
T1
VSS
T2
#RESET
T3
A13(NC)
T7
A14(NC)
T8
A8
T9
VSS
R9
VDD
P9
VSS
N9
VDD
M9
VSS
L9
NC
K9
CK
E
J9
NC
H9
VDDQ
G9
VS S Q
F9
VS S Q
E9
VDDQ
D9
VDD
C9
VDDQ
B9
VS S Q
A9
VSS
A8
VDDQ
A7
DQU4
A3
DQU7
A2
DQU5
B2
VDD
C2
DQU3
D2
VDDQ
E2
VS S Q
F2
DQL2
G2
DQL6
H2
VDDQ
J2
VSS
K2
VD
D
L2
#CS
M2
BA
0
N2
A3
P2
A5
R2
A7
R3
A9
R7
A11
R8
A6
P8
A4
N8
BA1
M8
VREFCA
L8
ZQ
K8
VDD
J8
VSS
H8
DQL5
G8
VSS
F8
DQL3
E8
VS S Q
D8
VS S Q
C8
DQU2
B8
DQU6
B7
#DQSU
B3
VSS
C3
DQU1
D3
DMU
E3
DQL0
F3
DQSL
G3
#DQSL
H3
DQL4
J3
#RAS
K3
#CAS
L3
#WE
M3
BA2
N3
A0
P3
A2
P7
A1
N7
A12(#BC )
M7
NC
L7
A10(AP)
K7
#CLK
J7
CLK
H7
DQL7
G7
VDD
F7
DQL1
E7
DML
D7
DQU0
C7
DQSU
IXD682WJ QZ
A1
VDDQ
B1
VSSQ
C1
VDDQ
D1
VSSQ
E1
VSS
F1
VDDQ
G1
V
SSQ
H1
VREFDQ
J1
NC
K1
ODT
L1
NC
M1
VSS
N1
VDD
P1
VSS
R1
VDD
T1
VSS
T2
#RESET
T3
A13(NC)
T7
A14(NC)
T8
A8
T9
VSS
R9
VDD
P9
VSS
N9
VDD
M9
VSS
L9
NC
K9
CKE
J9
NC
H9
VDDQ
G9
VSSQ
F9
VSSQ
E9
VDDQ
D9
VDD
C9
VDDQ
B9
VSSQ
A9
VSS
A8
VDDQ
A7
DQU4
A3
DQU7
A2
DQU5
B2
VDD
C2
DQU3
D2
VDDQ
E2
VSSQ
F2
DQL2
G2
DQL6
H2
VDDQ
J2
VSS
K2
VDD
L2
#CS
M2
BA
0
N2
A3
P2
A5
R2
A7
R3
A9
R7
A1
1
R8
A6
P8
A4
N8
BA1
M8
VREFCA
L8
ZQ
K8
VDD
J8
VSS
H8
DQL5
G8
VSS
F8
DQL3
E8
VSSQ
D8
VSSQ
C8
DQU2
B8
DQU6
B7
#DQSU
B3
VSS
C3
DQU1
D3
DMU
E3
DQL0
F3
DQSL
G3
#DQSL
H3
DQL4
J3
#RAS
K3
#CAS
L3
#WE
M3
BA2
N3
A0
P3
A2
P7
A1
N7
A12(#BC)
M7
NC
L7
A10(AP)
K7
#CLK
J7
CLK
H7
DQL7
G7
VDD
F7
DQL1
E7
DML
D7
DQU0
C7
DQSU
C3520
0.1u
10V
K
C3524
0.1u
10V
K
C3530
0.
1u
10V
C3651
100P
C3652
100P
C3653
100P
C3654
100P
TOMAIN10(POWER SUPPLY)
TOMAIN4(CP U)
TOMAIN4(CP U)
MAIN5 (DD R)
*IC3501
DDR3 #1
2Gbit, 1600Mbps (11-11-11)
SAMSUNG
*IC3504
DDR3 #1
2Gbit, 1600Mbps (11-11-11)
SAMSUNG
*IC3503
DDR3 #1
2Gbit, 1600Mbps (11-11-11)
SAMSUNG
*IC3502
DDR3#1
2Gbit, 1600Mbps (11-11-11)
SAMSU NG
DUNTK G 382WE 01
P
C
7
N
G
L
K
9
F
3
E
9
P
A
B
M
H
1
T
L
2
D
J
R
1
C
87
N
G
T
H
A
R
M
9
C
H
M
H
T
J
G
K
A
M
G
R
B
22
J
K
1 8
F
P
B
C
L
K
F
A
2
P
D
D
N
B
D
8
F
37
J
E
N
3
7
R
1
E
L
3
8
9
E
T

Table of Contents

Related product manuals