RL78/G13 CHAPTER 3 CPU ARCHITECTURE
R01UH0146EJ0100 Rev.1.00 148
Sep 22, 2011
Table 3-6. Extended SFR (2nd SFR) List (6/8)
Manipulable Bit Range Address
Special Function Register (SFR) Name
Symbol R/W
1-bit 8-bit 16-bit
After Reset
F01A4H TSR02L
− √
F01A5H
Timer status register 02
−
TSR02 R
− −
√
0000H
F01A6H TSR03L
− √
F01A7H
Timer status register 03
−
TSR03 R
− −
√
0000H
F01A8H TSR04L
− √
F01A9H
Timer status register 04
−
TSR04 R
− −
√
0000H
F01AAH TSR05L
− √
F01ABH
Timer status register 05
−
TSR05 R
− −
√
0000H
F01ACH TSR06L
− √
F01ADH
Timer status register 06
−
TSR06 R
− −
√
0000H
F01AEH TSR07L
− √
F01AFH
Timer status register 07
−
TSR07 R
− −
√
0000H
F01B0H TE0L
√ √
F01B1H
Timer channel enable status
register 0
−
TE0 R
− −
√
0000H
F01B2H TS0L
√ √
F01B3H
Timer channel start register 0
−
TS0 R/W
− −
√
0000H
F01B4H TT0L
√ √
F01B5H
Timer channel stop register 0
−
TT0 R/W
− −
√
0000H
F01B6H
F01B7H
Timer clock select register 0 TPS0 R/W
− − √
0000H
F01B8H TO0L
− √
F01B9H
Timer output register 0
−
TO0 R/W
− −
√
0000H
F01BAH TOE0L
√ √
F01BBH
Timer output enable register 0
−
TOE0 R/W
− −
√
0000H
F01BCH TOL0L
− √
F01BDH
Timer output level register 0
−
TOL0 R/W
− −
√
0000H
F01BEH TOM0L
− √
F01BFH
Timer output mode register 0
−
TOM0 R/W
− −
√
0000H
F01C0H
F01C1H
Timer counter register 10 TCR10 R
− − √
FFFFH
F01C2H
F01C3H
Timer counter register 11 TCR11 R
− − √
FFFFH
F01C4H
F01C5H
Timer counter register 12 TCR12 R
− − √
FFFFH
F01C6H
F01C7H
Timer counter register 13 TCR13 R
− − √
FFFFH