140 Datasheet
Processor Pin and Signal Information
Figure 8-24.BGA1288 Ballmap (Top View, Lower-Right Quadrant)
VSS VSSVSS VSS VSSVSSVSS VSSVSSVSS VSS VSSVAXGVAXG VSS CFG[10]
AH
VSS CFG[7] VSS CFG[9]
AG
VTT0VTT0VTT0VTT0VAXG VAXG VAXGVAXG VAXGVAXGVAXGVAXG VAXG
VAXG_
VSSAX
SENS
CFG[ 15] CFG[ 16] CFG[8] VSS
AF
CFG[13]
AE
VTT0VTT0VTT0VTT0VAXG VAXG VAXGVAXG VAXGVAXGVAXG VTT1VTT1VTT1 VSS CFG[14]
AD
VSS
FDI_FS
FDI _ FS
NC[0 ]
VSS CFG[12] CFG[11] VSS
AC
VSS VSSVSS VSS VSSVSSVSS VSSVSSVSS VSS VSSVSS VTT1 VSS CFG[17]FDI_INT
FDI _LS
NC[1]
AB
VSS VSSVSS VSS VSSVSSVSS VSSVSSVSS VSS VSSVSS VTT1 VSS
FDI _ L S
_
EF_SS
Y
VTT0VTT0VTT0VTT0VTT0VTT0VTT0VTT0 VTT1VTT1VTT1VTT1VTT1VTT1
FDI _ TX[
7]
FDI _ TX#
[7]
VSS
_
VSS
W
RSVD
V
VTT0VTT0VTT0VTT0VTT0VTT0VTT0VTT0 VTT1VTT1VTT1VTT1VTT1VTT1 VSS
FDI _ TX
[6]
FDI_TX[
6]
VSS RSVD
U
RSVD RSVD VSS
T
VTT0VTT0VTT0VTT0VTT0VTT0VTT0VTT0 VTT1VTT1VTT1VTT1 VSS
_
FDI _ TX
PEG_R
FDI _ TX
[3]
P
PEG_TX[
2]
VSS
PEG_TX[
11]
PEG_T
#[12]
PEG_TX[
13]
VSSPECI
THERMT
RI P #
VSS
VTT_SE
NSE
FDI_TX
FDI _ TX
[1]
FDI _TX[
1]
FDI _ TX[
2]
N
PEG_R
PEG_T
PM_SY
FDI _TX
PEG_T
PEG_C
FDI_TX
PEG_R
DMI _ TX
[1]
VSS
DMI_RX[
2]
DMI_RX
#[2]
VSS VSS
FDI _ TX[
0]
K
PEG_TX[
8]
PEG_R
PEG_C
PEG_T
DMI_TX
[2]
DMI_TX[
3]
VSS
DMI_RX
#[1]
DMI_RX[
1]
DMI_RX
#[3]
DMI_RX[
3]
J
PEG_R
PEG_R
PEG_R
DMI_TX
VTTPW
PEG_R
PEG_R
PEG_R
PEG_T
#[14]
VSS
DMI_TX[
0]
VSS
DMI_TX[
2]
RSTIN#
G
VSS
PEG_TX[
14]
VSS
DMI_TX
DMI_R
RSVD_
RSVD_
DC_TE
PEG_R
PEG_R
PEG_R
PEG_R
PEG_R
PEG_R
RSVD_
PEG_T
PEG_R
PEG_R
PEG_R
PEG_R
PEG_R
PEG_R
PEG_R
PEG_R
PEG_R
PEG_R
PEG_T
PEG_R
PEG_R
PEG_R
PEG_R
#[ 14]
VSS
PEG_I C
OMPO
VSS RSVD VSS
RSVD_
CTF
DC_ TES
T_A5
A
35 34333231302928272625242322212019181716151413121110987654321