D01A_1015_ Alex
D02 ¸Ñ¨MMR T Test Fail§ אּ¤£¤W¥ó Ga ry
20mils
CLOSE TO SO-DIMM
MVREF_CA_DIMMB_R
R530
1K_1%_04
C572
0.1u_10V_X5R_04
C574
0.1u_10V_X5R_04
C484
0.1u_10V_X5R_04
C586
0.1u_10V_X5R_04
C492 2.2u_6.3V_X5R_06
R606 24.9_1%_04
C545
1u_6.3V_X5R_04
R607 24.9_1%_04
RN8
10K_8P4R _04
1
2
3
4 5
6
7
8
JDIMM2A
DDR RK-20401-TR4B
A0
98
A1
97
A2
96
A3
95
A4
92
A5
91
A6
90
A7
86
A8
89
A9
85
A10/ AP
107
A11
84
A12/ BC#
83
A13
119
A14
80
A15
78
DQ0
5
DQ1
7
DQ2
15
DQ3
17
DQ4
4
DQ5
6
DQ6
16
DQ7
18
DQ8
21
DQ9
23
DQ10
33
DQ11
35
DQ12
22
DQ13
24
DQ14
34
DQ15
36
DQ16
39
DQ17
41
DQ18
51
DQ19
53
DQ20
40
DQ21
42
DQ22
50
DQ23
52
DQ24
57
DQ25
59
DQ26
67
DQ27
69
DQ28
56
DQ29
58
DQ30
68
DQ31
70
DQ32
129
DQ33
131
DQ34
141
DQ35
143
DQ36
130
DQ37
132
DQ38
140
DQ39
142
DQ40
147
DQ41
149
DQ42
157
DQ43
159
DQ44
146
DQ45
148
DQ46
158
DQ47
160
DQ48
163
DQ49
165
DQ50
175
DQ51
177
DQ52
164
DQ53
166
DQ54
174
DQ55
176
DQ56
181
DQ57
183
DQ58
191
DQ59
193
DQ60
180
DQ61
182
DQ62
192
DQ63
194
BA0
109
BA1
108
RAS#
110
WE#
113
CAS#
115
S0#
114
S1#
121
CKE0
73
CKE1
74
CK0
101
CK0#
103
CK1
102
CK1#
104
SDA
200
SCL
202
SA1
201
SA0
197
DM0
11
DM1
28
DM2
46
DM3
63
DM4
136
DM5
153
DM6
170
DM7
187
DQS0
12
DQS1
29
DQS2
47
DQS3
64
DQS4
137
DQS5
154
DQS6
171
DQS7
188
DQS0#
10
DQS1#
27
DQS2#
45
DQS3#
62
DQS4#
135
DQS5#
152
DQS6#
169
DQS7#
186
ODT0
116
ODT1
120
BA2
79
C463
10u_6.3V_X5R_06
C517
1u_6.3V_X5R_04
C453
10u_6.3V_X5R_06
C566
0.1u_10V_X5R_04
C508
10u_6.3V_X5R_06
C228 2.2u_6.3V_X5R_06
C454
0.1u_10V_X5R_04
D02 ¸Ñ¨MMRT Test Fail§ï¬°¤W¥ó Gary
JDIMM2B
DDR RK-20401-TR4B
VDD 1
75
VDD 2
76
VDD 3
81
VDD 4
82
VDD 5
87
VDD 6
88
VDD 7
93
VDD 8
94
VDD 9
99
VDD 10
100
VDD 11
105
VDD 12
106
VDD SPD
199
NC1
77
NC2
122
NCTEST
125
VRE F_DQ
1
VSS1
2
VSS2
3
VSS3
8
VSS4
9
VSS5
13
VSS6
14
VSS7
19
VSS8
20
VSS9
25
VSS10
26
VSS11
31
VSS12
32
VSS13
37
VSS14
38
VSS15
43
VSS16
44
VSS17
48
VSS18
49
VSS19
54
VSS20
55
VSS21
60
VSS22
61
VSS23
65
VSS24
66
VSS25
71
VSS26
72
VSS27
127
VSS28
128
VSS29
133
VSS30
134
VSS31
138
VSS32
139
VSS33
144
VSS34
145
VSS35
150
VSS36
151
VSS37
155
VSS38
156
VSS39
161
VSS40
162
VSS41
167
VSS42
168
VSS43
172
VSS44
173
VSS45
178
VSS46
179
VSS47
184
VSS48
185
VSS49
189
VSS50
190
VSS51
195
VSS52
196
G2
GND2
G1
GND1
VTT2
204
VTT1
203
VRE F_CA
126
RESET#
30
EVEN T#
198
VDD 13
111
VDD 14
112
VDD 16
118
VDD 15
117
VDD 17
123
VDD 18
124
C563
1u_6.3V_X5R_04
C576
0.1u_10V_X5R_04
C578
1u_6.3V_X5R_04
C546
1u_6.3V_X5R_04
C582
1u_6.3V_X5R_04
C452
10u_6.3V_X5R_06
C456
10u_6.3V_X5R_06
C466
0.1u_10V_X5R_04
C588
0.1u_10V_X5R_04
C212 0.1u_16V_Y 5V_04
C498 0.1u_16V_Y 5V_04
C518
1u_6.3V_X5R_04
C584
1u_6.3V_X5R_04
C580
1u_6.3V_X5R_04
C601
0.1u_16V_Y 5V_04
C568
0.1u_10V_X5R_04
R532 1K_1%_04
R531 *0_04
3.3VS
VDDQ
VDDQ
VDDQ
VTT_ MEM
VTT_MEM
DDR3_DRAMRST#3,9, 10,12
VDDQ
3.3VS
M_B_DQ[63:0] 4,12
TS#_DIMM0_19,10, 12
SMB_CLK9,10,12,20
SMB_DATA9,10, 12,20
M_B_RAS#4,12
M_B _BS14,12
M_B_B[15:0 ]4,12
M_B _BS04,12
M_B _W E#4,12
M_B_CAS#4,12
M_B_DQS#[7:0]4,12
M_B_DQ S[7:0]4,12
M_B _BS24,12
MVRE F_D Q_DI MMB4,12
CHB _SA0_DI M1 12
CHB _SA1_DI M1 12
M_B_CK E24
M_B_CLK_DDR#34
M_B_CLK_DDR34
SM_VRE F_R4, 9
M_B _CS #24
M_B_CK E34
M_B_CLK_DDR24
M_B _ODT 24
M_B _CS #34
M_B_CLK_DDR#24
3.3VS3,5, 9,10,12,13,14,16,17,18, 19,20,21,22, 24,25,26,27,28, 29,30,32,33,34,35,36,37,41, 44,46,61, 62
MV RE F _C A _D I MMB _R 1 2
M_B _ODT 34
VTT_ MEM9, 10,12,39
VDDQ3,4,6, 9,10,12,30,39
CH B_SA1_DIM0
CH B_SA0_DIM0
M_B_DQ4 6
M_B_DQ1 3
M_B_DQ2 4
M_B_DQ5 6
M_B_DQ2 8
M_B_DQ1 1
M_B_DQ3 1
M_B_DQ5 0
M_B_DQ1
M_B_DQ1 6
M_B_DQ2 3
M_B_DQ6 1
M_B_DQ2
M_B_DQ4 0
M_B_DQ5 4
M_B_DQ6 2
M_B_DQ5 8
M_B_DQ2 7
M_B_DQ4 4
M_B_DQ4 1
M_B_DQ5 7
M_B_DQ3 7
M_B_DQ6 0
M_B_DQ9
M_B_DQ3 4
M_B_DQ5
M_B_DQ2 5
M_B_DQ3 0
M_B_DQ4 3
M_B_DQ3 8
M_B_DQ1 7
M_B_DQ3
M_B_DQ7
M_B_DQ4 2
M_B_DQ8
M_B_DQ5 9
M_B_DQ3 5
M_B_DQ3 6
M_B_DQ4 7
M_B_DQ4
M_B_DQ2 6
M_B_DQ6 3
M_B_DQ3 3
M_B_DQ5 3
M_B_DQ4 5
M_B_DQ4 8
M_B_DQ5 5
M_B_DQ2 9
M_B_DQ1 5
M_B_DQ1 8
M_B_DQ0
M_B_DQ1 2
M_B_DQ1 0
M_B_DQ5 2
M_B_DQ4 9
M_B_DQ5 1
M_B_DQ2 1
M_B_DQ6
M_B_DQ1 9
M_B_B5
M_B_DQ3 2
M_B_DQ1 4
M_B_DQ2 2
M_B_DQ2 0
M_B_DQ3 9
M_B_B1
M_B_B2
M_B_B3
M_B_B4
M_B_B6
M_B_B10
M_B_B11
M_B_B13
M_B_B12
M_B_B0
M_B_B14
M_B_B7
M_B_B8
M_B_B9
M_B_DQS 2
M_B_DQS 1
M_B_DQS 0
M_B_DQS 7
M_B_DQS 6
M_B_DQS 5
M_B_DQS 4
M_B_DQS 3
M_B_DQS #5
M_B_DQS #4
M_B_DQS #3
M_B_DQS #2
M_B_DQS #1
M_B_DQS #0
M_B_B15
M_B_DQS #7
M_B_DQS #6
MVR EF_C A_DIMMB_R
CH B_SA0_DIM1
CH B_SA1_DIM1
CH B_SA0_DIM0
CH B_SA1_DIM0
Channel B SO-DIMM 1[RAM4]
20mils
20mils
CHA_DIMM0=00
CHA_DIMM1=01
CHB_DIMM0=10
CHB_DIMM1=11
CHANGE TO STANDARD
20mils
CRB 0905