VCU118 Board User Guide 70
UG1224 (v1.0) December 15, 2016
www.xilinx.com
Chapter 3: Board Component Descriptions
AH6 MGTYTXN3_226 PCIE_TX4_N A36 HSIN(4)
AK7 MGTYTXP2_226 PCIE_TX5_P A39 HSIP(5)
AK6 MGTYTXN2_226 PCIE_TX5_N A40 HSIN(5)
AM7 MGTYTXP1_226 PCIE_TX6_P A43 HSIP(6)
AM6 MGTYTXN1_226 PCIE_TX6_N A44 HSIN(6)
AN5 MGTYTXP0_226 PCIE_TX7_P A47 HSIP(7)
AN4 MGTYTXN0_226 PCIE_TX7_N A48 HSIN(7)
AP7 MGTYTXP3_225 PCIE_TX8_P A52 HSIP(8)
AP6 MGTYTXN3_225 PCIE_TX8_N A53 HSIN(8)
AR5 MGTYTXP2_225 PCIE_TX9_P A56 HSIP(9)
AR4 MGTYTXN2_225 PCIE_TX9_N A57 HSIN(9)
AT7 MGTYTXP1_225 PCIE_TX10_P A60 HSIP(10)
AT6 MGTYTXN1_225 PCIE_TX10_N A61 HSIN(10)
AU5 MGTYTXP0_225 PCIE_TX11_P A64 HSIP(11)
AU4 MGTYTXN0_225 PCIE_TX11_N A65 HSIN(11)
AW5 MGTYTXP3_224 PCIE_TX12_P A68 HSIP(12)
AW4 MGTYTXN3_224 PCIE_TX12_N A69 HSIN(12)
BA5 MGTYTXP2_224 PCIE_TX13_P A72 HSIP(13)
BA4 MGTYTXN2_224 PCIE_TX13_N A73 HSIN(13)
BC5 MGTYTXP1_224 PCIE_TX14_P A76 HSIP(14)
BC4 MGTYTXN1_224 PCIE_TX14_N A77 HSIN(14)
BE5 MGTYTXP0_224 PCIE_TX15_P A80 HSIP(15)
BE4 MGTYTXN0_224 PCIE_TX15_N A81 HSIN(15)
AA4 MGTYRXP3_227 PCIE_RX0_P B14 HSIN(0)
AA3 MGTYRXN3_227 PCIE_RX0_N B15 HSIP(0)
AB2 MGTYRXP2_227 PCIE_RX1_P B19 HSIN(1)
AB1 MGTYRXN2_227 PCIE_RX1_N B20 HSIP(1)
AC4 MGTYRXP1_227 PCIE_RX2_P B23 HSIN(2)
AC3 MGTYRXN1_227 PCIE_RX2_N B24 HSIP(2)
AD2 MGTYRXP0_227 PCIE_RX3_P B27 HSIN(3)
AD1 MGTYRXN0_227 PCIE_RX3_N B28 HSIP(3)
AE4 MGTYRXP3_226 PCIE_RX4_P B33 HSOP(4)
AE3 MGTYRXN3_226 PCIE_RX4_N B34 HSON(4)
AF2 MGTYRXP2_226 PCIE_RX5_P B37 HSOP(5)
Table 3-21: VCU118 Board FPGA U1 to PCIe Edge U2 Connections (Cont’d)
FPGA (U1) Pin
FPGA (U1) Pin
Name
Schematic Net
Name
PCIe Edge U2
Pin Num Pin Name