AC393 Application Note Revision 14.0 viii
Tables
Table 1 Device-Package Combinations Without SERDES_x_VDD Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
Table 2 Power Supply Decoupling Capacitors . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Table 3 Recommended Capacitors . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
Table 4 I/O Glitch during Power-up . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
Table 5 I/O Glitch During Power-Down . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
Table 6 Recommendation for Bank Supplies for FC1152, FG896, FG676, FCS536, FCV484 Packages . 15
Table 7 Recommendation for Bank Supplies for FG484 Package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
Table 8 Recommendation for Bank Supplies for VF400 and FCS325 Packages . . . . . . . . . . . . . . . . . . . . 16
Table 9 Recommendation for Bank Supplies for VF256 and TQ144 Packages . . . . . . . . . . . . . . . . . . . . . 17
Table 10 Surge Current on VDD during DEVRST_N Assertion (No Decoupling Capacitors on Board) . . . . 18
Table 11 M2S090 and M2S150 Surge Current During DEVRST_N Assertion (With Decoupling Capacitors on
Board) 18
Table 12 Surge Current on VDD During Digest Check Using System Services (No Decoupling Capacitors on
Board) 19
Table 13 Clock Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Table 14 Crystal Oscillator Output Frequency Range . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Table 15 JTAG Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Table 16 Dedicated Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Table 17 LPDDR/DDR2/DDR3 Parameters . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
Table 18 Recommendations for Unused I/O and Clock Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
Table 19 Operating Voltage Rails . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Table 20 Truth Table . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Table 21 Specifications of the Received Signal for PCIe . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
Table 22 Grouping of DDR3 Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
Table 23 Design Checklist . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
Table 24 Layout Checklist . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89