EasyManua.ls Logo

ST STM32WL55JC

ST STM32WL55JC
1454 pages
To Next Page IconTo Next Page
To Next Page IconTo Next Page
To Previous Page IconTo Previous Page
To Previous Page IconTo Previous Page
Loading...
RM0453 Rev 2 21/1454
RM0453 Contents
43
19.7.8 Dual DAC 8-bit right aligned data holding register
(DAC_DHR8RD) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 611
19.7.9 DAC channel1 data output register (DAC_DOR1) . . . . . . . . . . . . . . . . 612
19.7.10 DAC status register (DAC_SR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 612
19.7.11 DAC calibration control register (DAC_CCR) . . . . . . . . . . . . . . . . . . . 613
19.7.12 DAC mode control register (DAC_MCR) . . . . . . . . . . . . . . . . . . . . . . . 613
19.7.13 DAC channel1 sample and hold sample time register
(DAC_SHSR1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 614
19.7.14 DAC sample and hold time register (DAC_SHHR) . . . . . . . . . . . . . . . 615
19.7.15 DAC sample and hold refresh time register (DAC_SHRR) . . . . . . . . . 615
19.7.16 DAC register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 616
20 Voltage reference buffer (VREFBUF) . . . . . . . . . . . . . . . . . . . . . . . . . . 618
20.1 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 618
20.2 VREFBUF functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 618
20.3 VREFBUF registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 619
20.3.1 VREFBUF control and status register (VREFBUF_CSR) . . . . . . . . . . 619
20.3.2 VREFBUF calibration control register (VREFBUF_CCR) . . . . . . . . . . 620
20.3.3 VREFBUF register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 620
21 Comparator (COMP) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 621
21.1 COMP introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 621
21.2 COMP main features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 621
21.3 COMP functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 622
21.3.1 COMP block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 622
21.3.2 COMP pins and internal signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 622
21.3.3 COMP reset and clocks . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 624
21.3.4 Comparator LOCK mechanism . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 624
21.3.5 Window comparator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 624
21.3.6 Hysteresis . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 625
21.3.7 Comparator output blanking function . . . . . . . . . . . . . . . . . . . . . . . . . . 626
21.3.8 COMP power and speed modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 626
21.4 COMP low-power modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 627
21.5 COMP interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 627
21.6 COMP registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 628
21.6.1 COMP1 control and status register (COMP1_CSR) . . . . . . . . . . . . . . 628
21.6.2 COMP2 control and status register (COMP2_CSR) . . . . . . . . . . . . . . 630

Table of Contents

Related product manuals