EasyManuals Logo

STMicroelectronics STM32WL5 Series User Manual

STMicroelectronics STM32WL5 Series
1450 pages
To Next Page IconTo Next Page
To Next Page IconTo Next Page
To Previous Page IconTo Previous Page
To Previous Page IconTo Previous Page
Page #45 background imageLoading...
Page #45 background image
RM0453 Rev 5 45/1450
RM0453 List of tables
50
List of tables
Table 1. Device boot mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
Table 2. SRAM erase conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 66
Table 3. Memory security and privilege access . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 69
Table 4. Memory map and peripheral register boundary addresses . . . . . . . . . . . . . . . . . . . . . . . . 73
Table 5. GTZC internal signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 80
Table 6. Memory access error generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
Table 7. Peripheral access error generation. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
Table 8. TZSC privileged MPCWMn register memory allocation . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
Table 9. GTZC TZSC register map and reset values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 92
Table 10. TZIC register map and reset values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 97
Table 11. Flash memory - Single bank organization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99
Table 12. Number of wait states according to flash clock (HCLK3) frequency . . . . . . . . . . . . . . . . . 101
Table 13. Page erase overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
Table 14. Mass erase overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 107
Table 15. Errors in page-based row programming . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
Table 16. Option bytes organization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 113
Table 17. Option loading control. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 116
Table 18. Flash memory readout protection status . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 118
Table 19. RDP regression from level 1 to level 0 and memory erase. . . . . . . . . . . . . . . . . . . . . . . . 120
Table 20. Access status versus protection level and execution modes . . . . . . . . . . . . . . . . . . . . . . 121
Table 23. Flash interrupt requests . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 127
Table 25. Flash interface register map and reset values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 153
Table 26. Sub-GHz internal input/output signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 156
Table 27. Sub-GHz radio transmit high output power. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 158
Table 28. FSK mode intermediate frequencies . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 159
Table 29. LoRa mode intermediate frequencies. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 160
Table 30. Spreading factor, chips/symbol and LoRa SNR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 162
Table 31. LoRa bandwidth setting . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 162
Table 32. Coding rate and overhead ratio . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 163
Table 33. Operation mode transition BUSY switching time . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 175
Table 34. Command structure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 176
Table 35. PA optimal setting and operating modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 185
Table 36. Recommended CAD configuration settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 187
Table 37. IRQ bit mapping and definition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 197
Table 38. Image calibration for ISM bands . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 200
Table 39. Command format Set_TcxoMode() . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 202
Table 40. RegTcxoTrim and Timeout bytes definition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 203
Table 41. Sub-GHz radio SPI commands overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 203
Table 42. SUBGHZ register map and reset values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 226
Table 43. PVM features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 236
Table 44. Low-power mode summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 245
Table 45. Functionalities depending on system operating mode . . . . . . . . . . . . . . . . . . . . . . . . . . . 246
Table 46. MCU and sub-GHz radio operating modes. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 248
Table 47. LPRun . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 250
Table 48. CPU wake-up versus system operating mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 252
Table 49. Sleep mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 253
Table 50. LPSleep . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 254
Table 51. Stop 0 mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 256

Table of Contents

Questions and Answers:

Question and Answer IconNeed help?

Do you have a question about the STMicroelectronics STM32WL5 Series and is the answer not in the manual?

STMicroelectronics STM32WL5 Series Specifications

General IconGeneral
BrandSTMicroelectronics
ModelSTM32WL5 Series
CategoryMicrocontrollers
LanguageEnglish

Related product manuals