Index I-9
18524C/0—Nov1996 AMD-K5 Processor Technical Reference Manual
U
Undefined Flags . . . . . . . . . . . . . . . . . . . . . . . . 4-2
USEHDT . . . . . . . . . . . . . . . . . . 5-103, 5-107, 7-23
V
VIF . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-13, 3-15
VIP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-13, 3-15
Virtual Interrupt Flag (VIF) . . . . . . . . . 3-13, 3-15
Virtual Interrupt Pending (VIP) flag . . 3-13, 3-15
Virtual-8086 Mode Extensions (VME) . . 3-3, 3-12
VME . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-3, 3-12
W
W/R . . . . . . . . . . . . . . . . . . . . . . . 5-8, 5-132, 5-136
Wait States . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-41
WB/WT
. . . . . . . . . . . . . . . . . . . . . 5-9, 5-133, 5-150
WBINVD . . . . . . . . . . . . . . . . . . . . . . . . 5-35, 5-180
Weak Memory Order . . . . . . . . . . . . . . . . . . . 2-26
Writebacks . . . . . . . . . . . . . xvii, 2-18–2-20, 5-105
. . . . . . . . . . . . . . . . . . . . . 5-133, 5-153, 6-10
buffers . . . . . . . . . . . . . . . . . 2-8, 2-22, 2-25–2-26
Write-Once Protocol. . . . . . . . . . . . . . . . . . . . 6-19
Writes
effect of EWBE
. . . . . . . . . . . . . . . . . . . . . 5-144
EWBE
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-26
I/O . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-146
MESI state . . . . . . . . . . . . . . . . . . . . . . . . . 5-135
reordering . . . . . . . . . . . . . . . . . . . . . . . . . . 2-27
single-transfer from memory . . . . . . . . . . 5-141
single-transfer misaligned . . . . . . . . . . . . 5-147
strongly ordered . . . . . . . . . . . . . . . . . . . . . 2-26
W/R
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-132
Writethroughs. xvii, 2-18–2-20, 5-105, 5-133, 6-10
WRMSR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-33