EasyManua.ls Logo

AMD K5

AMD K5
406 pages
To Next Page IconTo Next Page
To Next Page IconTo Next Page
To Previous Page IconTo Previous Page
To Previous Page IconTo Previous Page
Loading...
Index I-1
18524C/0Nov1996 AMD-K5 Processor Technical Reference Manual
Index
Numerics
4-Mbyte Pages. . . . . . . . . . . . . . . . . . . . . . . 3-5, 3-8
A
A20M . . . . . . . . . . . . . . . . . . . . . . . . 5-8, 5-18, 6-22
A31–A3 . . . . . . . . . . . . . . . . . . . . . 5-8, 5-20, 5-137
Accessed bit . . . . . . . . . . . . . . . . . . . . . . . . . 5-171
Address Parity . . . . . . . . . . . . . . . . . . . . . . . . . 5-8
Addresses . . . . . . . . . . . . . . . . . . . . . . . . 5-8, 5-137
A20M mask . . . . . . . . . . . . . . . . . . . . . . . . . 5-18
address generation during bursts . . 5-21, 5-150
aliasing . . . . . . . . . . . . . . . . . . . . . . . . . 2-16, 2-23
aligned . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-114
alignment . . . . . . . . . . . . . . . . . . . . . . . . . . 5-137
boot. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-110
bus. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-20
hold. . . . . . . . . . . . . . . . . . . . . . . . . . . 5-28, 5-157
indexed. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-3
parity . . . . . . . . . . . . . . . . . . . . 5-31–5-32, 5-157
pipelining. . . . . . . . . . . . . . . . . . . . . . . . . . . 5-96
selector:offset format . . . . . . . . . . . . . . . . 5-113
strobe . . . . . . . . . . . . . . . . . . . . . 5-24, 5-27, 5-58
Address-Generation Interlocks (AGIs). . . . . . 4-4
ADS
. . . . . . . . . . . . . . . . . . . . . . . . 5-8, 5-24, 5-136
ADSC
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-8, 5-27
AGIs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-4
AHOLD . . . . . . 5-8, 5-28, 5-157, 5-159–5-160, 6-17
Aliasing . . . . . . . . . . . . . . . . . . . . . . . . . . 2-16, 2-23
Alignment . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-137
ALU instruction classes . . . . . . . . . . . . . . . . . . 2-9
AP. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-8, 5-31
APCHK
. . . . . . . . . . . . . . . . . . . . . 5-8, 5-32, 5-157
Array Access Register (AAR) . . . . . . . . . . . . . 7-8
Array Pointer . . . . . . . . . . . . . . . . . . . . . . . 7-8–7-9
Array Test Data . . . . . . . . . . . . . . . . . . . . 7-8, 7-10
B
Backoff. . . . . . . . . . . . . . . . . . . . . . . . . . 5-37, 5-162
BE7
–BE0 . . . . . . . . . . . . . . . . . . . 5-33, 5-56, 5-137
BF . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-10, 5-36
BIST . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-5
Bit Scan . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-4
Bit Test . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-4
Bits
A . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-171
accessed . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-171
D . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-171
DBP. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-4
DC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-4
DDC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-4
DE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-3
DIC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-4
dirty . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-171
DSPC. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-4
G . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-8, 3-11
GPE. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-3
MCE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-3–3-4
PS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-8, 3-11
PSE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-3
PVI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-3, 3-24
TSC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-27
TSD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-3, 3-27
VIF . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-13, 3-15
VIP . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-13, 3-15
VME . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-3, 3-12
BOFF
. . . . . . . . 5-8, 5-37, 5-162, 5-164, 5-173, 6-15
Boot Address . . . . . . . . . . . . . . . 5-82, 5-110, 5-195
Boundary-Scan . . . . . . . . . . . . . . . . . . 5-127–5-131
Boundary-Scan Test Access Port (TAP) . . . . 7-19
Branch Unit. . . . . . . . . . . . . . . . . . . . . . . . . . . 2-10
Branches . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-3, 2-6
prediction. . . . . . . . . . . . . . . . . . . . . . . . . 2-6, 4-2
tracing . . . . . . . . . . . . . . . . . . . 5-35, 5-180, 7-17
Branch-Trace Message Cycle. . . . . . . . . . . . 5-187
BRDY
. . . . . . . . . . . . . . . . . . 5-9, 5-41, 5-137, 5-150
BRDYC
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-9
BREQ . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-8, 5-45
Buffers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-23
external write . . . . . . . . . . . . . . . . . . . . . . . 5-62
invalidation . . . . . . . . . . . . . . . . . . . . . . . . . 2-25
line-fill . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-23
prefetch . . . . . . . . . . . . . . . . . . . . 2-3, 2-22, 2-24
replacement . . . . . . . . . . . . . . . . . . . . . . . . . 2-25
store . . . . . . . . . . . . . . 2-8, 2-11–2-12, 2-22, 2-24
writeback . . . . . . . . . . . . . . . 2-8, 2-22, 2-25–2-26
Built-In Self Test (BIST) . . . . . . . . . . . . . . . . . 7-5
Bursts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-149
addresses . . . . . . . . . . . . . . . . . . . . . . 5-21, 5-150
CACHE
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-49
Bus
address hold. . . . . . . . . . . . . . . . . . . . . . . . 5-157
arbitration . . . . . 5-8, 5-28, 5-37, 5-45, 5-76, 6-14
backoff . . . . . . . . . . . . . . . . . . . . . . . . 5-37, 5-162
check. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-46
clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-52
deadlock. . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-37
frequency . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-36
hold. . . . . . . . . . . . . . . . . . . . . . 5-37, 5-76, 5-166
interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-1
lock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-91

Table of Contents

Related product manuals