EasyManuals Logo

ST STM32WL5 Series User Manual

ST STM32WL5 Series
1461 pages
To Next Page IconTo Next Page
To Next Page IconTo Next Page
To Previous Page IconTo Previous Page
To Previous Page IconTo Previous Page
Page #44 background imageLoading...
Page #44 background image
List of tables RM0453
44/1461 RM0453 Rev 1
List of tables
Table 1. Device boot mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
Table 2. SRAM erase conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65
Table 3. Memory security and privilege access . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
Table 4. Memory map and peripheral register boundary addresses . . . . . . . . . . . . . . . . . . . . . . . . 72
Table 5. GTZC internal signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
Table 6. Memory access error generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
Table 7. Peripheral access error generation. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
Table 8. TZSC privileged MPCWMn register memory allocation . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
Table 9. GTZC TZSC register map and reset values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
Table 10. TZIC register map and reset values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 96
Table 11. Flash memory - Single bank organization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
Table 12. Number of wait states according to Flash clock (HCLK3) frequency . . . . . . . . . . . . . . . . . 99
Table 13. Page erase overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 105
Table 14. Mass erase overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
Table 15. Errors in page-based row programming . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
Table 16. Option bytes organization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
Table 17. Option loading control. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 115
Table 18. Flash memory readout protection status . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 117
Table 19. RDP regression from level 1 to level 0 and memory erase. . . . . . . . . . . . . . . . . . . . . . . . 119
Table 20. Access status versus protection level and execution modes . . . . . . . . . . . . . . . . . . . . . . 120
Table 23. Flash interrupt requests . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
Table 25. Flash interface register map and reset values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 152
Table 26. Sub-GHz internal input/output signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 155
Table 27. Sub-GHz radio transmit high output power. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 157
Table 28. FSK mode intermediate frequencies . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 158
Table 29. LoRa mode intermediate frequencies. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 159
Table 30. Spreading factor, chips/symbol and LoRa SNR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 161
Table 31. LoRa bandwidth setting . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 161
Table 32. Coding rate and overhead ratio . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 162
Table 33. Operation mode transition BUSY switching time . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 174
Table 34. Command structure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 175
Table 35. PA optimal setting and operating modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 185
Table 36. Recommended CAD configuration settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 187
Table 37. IRQ bit mapping and definition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 198
Table 38. Image calibration for ISM bands . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 200
Table 39. Command format Set_TcxoMode() . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 202
Table 40. RegTcxoTrim and Timeout bytes definition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 203
Table 41. Sub-GHz radio SPI commands overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 203
Table 42. SUBGHZ radio register map and reset values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 217
Table 43. PVM features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 227
Table 44. Low-power mode summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 236
Table 45. Functionalities depending on system operating mode . . . . . . . . . . . . . . . . . . . . . . . . . . . 237
Table 46. MCU and sub-GHz radio operating modes. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 239
Table 47. LPRun . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 241
Table 48. CPU wakeup versus system operating mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 243
Table 49. Sleep mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 244
Table 50. LPSleep . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 245
Table 51. Stop 0 mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 247

Table of Contents

Questions and Answers:

Question and Answer IconNeed help?

Do you have a question about the ST STM32WL5 Series and is the answer not in the manual?

ST STM32WL5 Series Specifications

General IconGeneral
BrandST
ModelSTM32WL5 Series
CategoryMicrocontrollers
LanguageEnglish

Related product manuals