MPC5566 Reference Manual, Rev. 2
Freescale Semiconductor iv
 
PLLCFG[0]_IRQ[4]_GPIO[208]   . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-19
2.3.1.4 Phase Locked-Loop Configuration / External Interrupt Request / DSPI / GPIO
PLLCFG[1]_IRQ[5]_SOUTD_GPIO[209] . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-19
2.3.1.5 Phase Locked-Loop Configuration
PLLCFG[2]  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-19
2.3.1.6 Reset Configuration Input / GPIO 
RSTCFG_GPIO[210]   . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-20
2.3.1.7 Reset Configuration / External Interrupt Request / GPIO 
BOOTCFG[0:1]_IRQ[2:3]_GPIO[211:212]  . . . . . . . . . . . . . . . . . . . . . . . . . .  2-20
2.3.1.8 Weak Pull Configuration / GPIO 
WKPCFG_GPIO[213] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-20
2.3.2 External Bus Interface (EBI) Signals  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-20
2.3.2.1 External Chip Select / External Address / GPIO
CS[0]_ADDR[8]_GPIO[0]  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-20
2.3.2.2 External Chip Select / External Address / GPIO
CS[1:3]_ADDR[9:11]_GPIO[1:3] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-20
2.3.2.3 External Address / GPIO 
ADDR[8:11]_GPIO[4:7]  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-20
2.3.2.4 External Address / GPIO 
ADDR[12:29]_GPIO[8:25]  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-20
2.3.2.5 External Address / Master Address Expansion / GPIO
ADDR[30:31]_ADDR[6:7]_GPIO[26:27]  . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-21
2.3.2.6 External Data / GPIO 
DATA[0:15]_GPIO[28:43]  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-21
2.3.2.7 External Data / Ethernet Transmit Clock / GPIO
DATA[16]_FEC_TX_CLK_GPIO[44] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-21
2.3.2.8 External Data / Ethernet Carrier Sense Data / GPIO
DATA[17]_FEC_CRS_GPIO[45] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-21
2.3.2.9 External Data / Ethernet Transmit Error / GPIO
DATA[18]_FEC_TX_ER_GPIO[46]  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-21
2.3.2.10 External Data / Ethernet Receive Clock / GPIO 
DATA[19]_FEC_RX_CLK_GPIO[47] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-21
2.3.2.11 External Data / Ethernet Transmit Data / GPIO 
DATA[20]_FEC_TXD[0]_GPIO[48] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-21
2.3.2.12 External Data / Ethernet Receive Error / GPIO
DATA[21]_FEC_RX_ER_GPIO[49]  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-21
2.3.2.13 External Data / Ethernet Receive Data / GPIO
DATA[22]_FEC_RXD[0]_GPIO[50]  . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-22
2.3.2.14 External Data / Ethernet Transmit Data / GPIO
DATA[23]_FEC_TXD[3]_GPIO[51] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-22
2.3.2.15 External Data / Ethernet Collision Detect / GPIO
DATA[24]_FEC_COL_GPIO[52]   . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-22
2.3.2.16 External Data / Ethernet Receive Data Valid / GPIO
DATA[25]_FEC_RX_DV_GPIO[53] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  2-22
2.3.2.17 External Data / Ethernet Transmit Enable / GPIO