MPC5566 Reference Manual, Rev. 2
Freescale Semiconductor viii
2.3.8.7 Analog Input / Differential Analog Input
AN[6]_DAN3+ . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-31
2.3.8.8 Analog Input / Differential Analog Input
AN[7]_DAN3– . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-31
2.3.8.9 Analog Input / Multiplexed Analog Input
AN[8]_ANW . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-31
2.3.8.10 Analog Input / Multiplexed Analog Input
AN[9]_ANX . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-31
2.3.8.11 Analog Input / Multiplexed Analog Input
AN[10]_ANY . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-31
2.3.8.12 Analog Input / Multiplexed Analog Input
AN[11]_ANZ . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-31
2.3.8.13 Analog Input / Mux Address 0 / eQADC Serial Data Strobe
AN[12]_MA[0]_SDS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-32
2.3.8.14 Analog Input / Mux Address 1 / eQADC Serial Data Out
AN[13]_MA[1]_SDO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-32
2.3.8.15 Analog Input / Mux Address 2 / eQADC Serial Data In
AN[14]_MA[2]_SDI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-32
2.3.8.16 Analog Input / eQADC Free Running Clock
AN[15]_FCK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-32
2.3.8.17 Analog Input
AN[16:39] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-33
2.3.8.18 External Trigger / GPIO
ETRIG[0:1]_GPIO[111:112] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-33
2.3.8.19 Voltage Reference High
VRH . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-33
2.3.8.20 Voltage Reference Low
VRL . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-33
2.3.8.21 Reference Bypass Capacitor
REFBYPC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-33
2.3.9 Enhanced Time Processing Unit (eTPU) Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-33
2.3.9.1 eTPU A TCR Clock / External Interrupt Request / GPIO
TCRCLKA_IRQ[7]_GPIO[113] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-33
2.3.9.2 eTPU A Channel / eTPU A Output Channel / GPIO
ETPUA[0]_ETPUA[12]_GPIO[114] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-34
2.3.9.3 eTPU A Channel / eTPU A Output Channel / GPIO
ETPUA[1]_ETPUA[13]_GPIO[115] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-34
2.3.9.4 eTPU A Channel / eTPU A Output Channel / GPIO
ETPUA[2]_ETPUA[14]_GPIO[116] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-34
2.3.9.5 eTPU A Channel / eTPU A Output Channel / GPIO
ETPUA[3]_ETPUA[15]_GPIO[117] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-34
2.3.9.6 eTPU A Channel / eTPU A Output Channel / GPIO
ETPUA[4]_ETPUA[16]_GPIO[118] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-34
2.3.9.7 eTPU A Channel / eTPU A Output Channel / GPIO
ETPUA[5]_ETPUA[17]_GPIO[119] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-34