User’s Manual L-27 V2.0, 2007-07
TC1796
System and Peripheral Units (Vol. 1 and 2)
Table of Contents
23.5.1 Interfaces of the MLI Modules . . . . . . . . . . . . . . . . . . . . . . . . . . 23-124 [2]
23.5.2 MLI Module External Registers . . . . . . . . . . . . . . . . . . . . . . . . . 23-127 [2]
23.5.2.1 Automatic Register Overwrite . . . . . . . . . . . . . . . . . . . . . . . . 23-127 [2]
23.5.3 Module Clock Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-128 [2]
23.5.4 Port Control and Connections . . . . . . . . . . . . . . . . . . . . . . . . . . 23-130 [2]
23.5.4.1 Input/Output Function Selection . . . . . . . . . . . . . . . . . . . . . . 23-130 [2]
23.5.4.2 Input/Output Control Register . . . . . . . . . . . . . . . . . . . . . . . . 23-133 [2]
23.5.4.3 Pad Driver Characteristics Selection . . . . . . . . . . . . . . . . . . . 23-137 [2]
23.5.5 On-Chip Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-139 [2]
23.5.5.1 Service Request Output Connections . . . . . . . . . . . . . . . . . . 23-139 [2]
23.5.5.2 Break Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-140 [2]
23.5.6 Access Protection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-141 [2]
23.5.6.1 Fixed Address Range Definition . . . . . . . . . . . . . . . . . . . . . . 23-141 [2]
23.5.6.2 Programmable Address Sub-Range Definitions . . . . . . . . . . 23-143 [2]
23.5.7 MLI0/MLI1 Transfer Window Address Maps . . . . . . . . . . . . . . . 23-146 [2]
24 General Purpose Timer Array (GPTA) . . . . . . . . . . . . . . . . . . . . . . 24-1 [2]
24.1 GPTA Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-2 [2]
24.1.1 Functionality of GPTA0 and GPTA1 . . . . . . . . . . . . . . . . . . . . . . . 24-3 [2]
24.1.2 Functionality of LTCA2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-5 [2]
24.2 GPTA0/GPTA1 Kernel Description . . . . . . . . . . . . . . . . . . . . . . . . . . 24-6 [2]
24.2.1 GTPA Units . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-7 [2]
24.2.2 Clock Generation Unit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-8 [2]
24.2.2.1 Filter and Prescaler Cell (FPC) . . . . . . . . . . . . . . . . . . . . . . . . 24-10 [2]
24.2.2.2 Phase Discrimination Logic (PDL) . . . . . . . . . . . . . . . . . . . . . . 24-19 [2]
24.2.2.3 Duty Cycle Measurement Unit (DCM) . . . . . . . . . . . . . . . . . . . 24-24 [2]
24.2.2.4 Digital Phase Locked Loop Cell (PLL) . . . . . . . . . . . . . . . . . . . 24-28 [2]
24.2.2.5 Clock Distribution Unit (CDU) . . . . . . . . . . . . . . . . . . . . . . . . . 24-35 [2]
24.2.3 Signal Generation Unit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-37 [2]
24.2.3.1 Global Timers (GT) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-37 [2]
24.2.3.2 Global Timer Cell (GTC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-55 [2]
24.2.3.3 Local Timer Cell (LTC00 to LTC62) . . . . . . . . . . . . . . . . . . . . 24-67 [2]
24.2.3.4 Local Timer Cell LTC63 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-79 [2]
24.2.3.5 LTC Application Examples . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-86 [2]
24.2.4 Input/Output Line Sharing Unit (IOLS) . . . . . . . . . . . . . . . . . . . . . 24-90 [2]
24.2.4.1 FPC Input Line Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-94 [2]
24.2.4.2 GTC and LTC Output Multiplexer Selection . . . . . . . . . . . . . . 24-95 [2]
24.2.4.3 GTC Input Multiplexer Selection . . . . . . . . . . . . . . . . . . . . . . 24-100 [2]
24.2.4.4 LTC Input Multiplexer Selection . . . . . . . . . . . . . . . . . . . . . . . 24-105 [2]
24.2.4.5 Multiplexer Register Array Programming . . . . . . . . . . . . . . . . 24-110 [2]
24.2.5 Interrupt Sharing Unit (IS) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-112 [2]
24.2.6 Pseudo Code Description of GPTA Kernel Functionality . . . . . . 24-115 [2]
24.2.6.1 FPC Algorithm . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-115 [2]