User’s Manual L-29 V2.0, 2007-07
TC1796
System and Peripheral Units (Vol. 1 and 2)
Table of Contents
24.6.3.3 Pad Driver Characteristics Selection . . . . . . . . . . . . . . . . . . . 24-253 [2]
24.6.3.4 Emergency Control of GPTA Output Ports Lines . . . . . . . . . 24-255 [2]
24.6.4 On-Chip Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-256 [2]
24.6.4.1 Clock Bus Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-256 [2]
24.6.4.2 MSC Controller Connections . . . . . . . . . . . . . . . . . . . . . . . . . 24-257 [2]
24.6.4.3 GPTA Connections with SCU, MultiCAN, FADC, DMA, Ports 24-263 [2]
24.6.5 Module Clock Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-265 [2]
24.6.5.1 Clock Control Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-267 [2]
24.6.6 Limits of Cascading GTCs and LTCs . . . . . . . . . . . . . . . . . . . . 24-272 [2]
24.6.7 Interrupt Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-273 [2]
24.6.8 GPTA Register Address Map . . . . . . . . . . . . . . . . . . . . . . . . . . 24-274 [2]
25 Analog-to-Digital Converter (ADC) . . . . . . . . . . . . . . . . . . . . . . . . . 25-1 [2]
25.1 ADC Kernel Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-1 [2]
25.1.1 Analog Input Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-4 [2]
25.1.2 Conversion Request Sources . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-5 [2]
25.1.2.1 Parallel Conversion Request Sources . . . . . . . . . . . . . . . . . . . . 25-5 [2]
25.1.2.2 Sequential Conversion Request Sources . . . . . . . . . . . . . . . . . 25-6 [2]
25.1.2.3 Parallel Conversion Request Source “Timer” . . . . . . . . . . . . . . 25-8 [2]
25.1.2.4 Parallel Conversion Request Source “External Event” . . . . . . 25-11 [2]
25.1.2.5 Parallel Conversion Request Source “Software” . . . . . . . . . . . 25-14 [2]
25.1.2.6 Parallel Conversion Request Source “Auto-Scan” . . . . . . . . . . 25-15 [2]
25.1.2.7 Sequential Conversion Request Source “Channel Injection” . . 25-21 [2]
25.1.2.8 Sequential Conversion Request Source “Queue” . . . . . . . . . . 25-25 [2]
25.1.3 Conversion Request Arbitration . . . . . . . . . . . . . . . . . . . . . . . . . . 25-29 [2]
25.1.3.1 Source Arbitration Level . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-30 [2]
25.1.3.2 Arbitration Participation Flags . . . . . . . . . . . . . . . . . . . . . . . . . 25-30 [2]
25.1.3.3 Cancel Functionality . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-31 [2]
25.1.3.4 Clear of Pending Conversion Requests . . . . . . . . . . . . . . . . . . 25-31 [2]
25.1.3.5 Arbitration and Synchronized Injection . . . . . . . . . . . . . . . . . . 25-32 [2]
25.1.3.6 Arbitration Lock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-32 [2]
25.1.4 Clock Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-33 [2]
25.1.4.1 Conversion Principles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-34 [2]
25.1.4.2 Conversion Timing Control (CTC and CPS) . . . . . . . . . . . . . . 25-34 [2]
25.1.4.3 Sample Timing Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-35 [2]
25.1.4.4 Power-Up Calibration Time . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-36 [2]
25.1.5 Reference Voltages (V
AREF
and V
AGND
) . . . . . . . . . . . . . . . . . . . . 25-37 [2]
25.1.6 Error through Overload Conditions . . . . . . . . . . . . . . . . . . . . . . . 25-38 [2]
25.1.7 Limit Checking . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-39 [2]
25.1.8 Expansion of Analog Channels . . . . . . . . . . . . . . . . . . . . . . . . . . 25-41 [2]
25.1.8.1 Inverse Current Injection (Overload) Behavior . . . . . . . . . . . . 25-42 [2]
25.1.8.2 On Resistance of the External Multiplexer . . . . . . . . . . . . . . . . 25-42 [2]
25.1.8.3 Timing of the External Multiplexer . . . . . . . . . . . . . . . . . . . . . . 25-42 [2]