User’s Manual L-30 V2.0, 2007-07
TC1796
System and Peripheral Units (Vol. 1 and 2)
Table of Contents
25.1.8.4 Load Capacitance . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-42 [2]
25.1.9 Service Request Processing . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-43 [2]
25.1.9.1 Channel Request Source Control . . . . . . . . . . . . . . . . . . . . . . 25-45 [2]
25.1.9.2 Parallel/Serial Request Source Control . . . . . . . . . . . . . . . . . . 25-46 [2]
25.1.9.3 Service Request Compressor . . . . . . . . . . . . . . . . . . . . . . . . . 25-47 [2]
25.1.9.4 Service Request Flag Control . . . . . . . . . . . . . . . . . . . . . . . . . 25-48 [2]
25.1.10 Synchronization of Two ADC Modules . . . . . . . . . . . . . . . . . . . . 25-49 [2]
25.1.10.1 Synchronized Injection Mode . . . . . . . . . . . . . . . . . . . . . . . . . . 25-50 [2]
25.1.10.2 Status Information During Synchronized Conversion . . . . . . . 25-51 [2]
25.1.10.3 Master-Slave Functionality for Synchronized Injection . . . . . . 25-51 [2]
25.1.10.4 Conversion Timing during Synchronized Conversion . . . . . . . 25-54 [2]
25.1.10.5 Service Request Generation in Synchronized Injection . . . . . . 25-54 [2]
25.1.10.6 Example for Synchronized Injection . . . . . . . . . . . . . . . . . . . . 25-55 [2]
25.2 ADC0/ADC1 Kernel Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-57 [2]
25.2.1 Identification Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-59 [2]
25.2.2 Channel Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-60 [2]
25.2.3 Timer Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-65 [2]
25.2.4 Queue Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-69 [2]
25.2.5 External Trigger Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-73 [2]
25.2.6 Auto-Scan Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-75 [2]
25.2.7 Other Control/Status Registers . . . . . . . . . . . . . . . . . . . . . . . . . . 25-78 [2]
25.2.8 Channel Inject Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-90 [2]
25.2.9 Software Request Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-92 [2]
25.2.10 Service Request Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-94 [2]
25.3 Implementation of ADC0/ADC1 . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-100 [2]
25.3.1 Interface Connections of the ADC Modules . . . . . . . . . . . . . . . . 25-100 [2]
25.3.2 ADC0/ADC1 Module Related External Registers . . . . . . . . . . . 25-102 [2]
25.3.3 Clock Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-103 [2]
25.3.3.1 ADC Clock Control Register . . . . . . . . . . . . . . . . . . . . . . . . . 25-105 [2]
25.3.3.2 ADC Fractional Divider Register . . . . . . . . . . . . . . . . . . . . . . 25-106 [2]
25.3.4 Port Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-108 [2]
25.3.4.1 Input/Output Control Register . . . . . . . . . . . . . . . . . . . . . . . . 25-109 [2]
25.3.4.2 Pad Output Driver Characteristics Selection . . . . . . . . . . . . . 25-110 [2]
25.3.5 Analog Input Line to Analog Input Channel Connections . . . . . 25-111 [2]
25.3.6 On-Chip Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-113 [2]
25.3.6.1 Reference Voltage Selection . . . . . . . . . . . . . . . . . . . . . . . . . 25-113 [2]
25.3.6.2 Request/Gating Input Signal Connections . . . . . . . . . . . . . . . 25-114 [2]
25.3.6.3 Service Request Output Lines . . . . . . . . . . . . . . . . . . . . . . . . 25-119 [2]
25.3.6.4 Service Request Control Registers . . . . . . . . . . . . . . . . . . . . 25-120 [2]
25.3.6.5 Die Temperature Sensor . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-120 [2]
26 Fast Analog-to-Digital Converter (FADC) . . . . . . . . . . . . . . . . . . . 26-1 [2]
26.1 FADC Kernel Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-2 [2]