EasyManua.ls Logo

NXP Semiconductors MPC5606S - Page 12

NXP Semiconductors MPC5606S
1344 pages
To Next Page IconTo Next Page
To Next Page IconTo Next Page
To Previous Page IconTo Previous Page
To Previous Page IconTo Previous Page
Loading...
MPC5606S Microcontroller Reference Manual, Rev. 7
10 Freescale Semiconductor
11.9.4.1 Address calculation for the first-in entry and last-in entry in the TX FIFO
331
11.9.4.2 Address calculation for the first-in entry and last-in entry in the RX FIFO
331
Chapter 12
Display Control Unit (DCU)
12.1 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .333
12.1.1 Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .334
12.1.2 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .335
12.1.3 Modes of operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .336
12.2 External signal description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .336
12.2.1 Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .336
12.2.2 Detailed signal descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .337
12.3 Memory map and register definition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .338
12.3.1 Memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .338
12.3.2 Register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .338
12.3.3 Register summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .344
12.3.4 Register descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .353
12.3.4.1 Control Descriptor L0_1 Register (CtrlDescL0_1) . . . . . . . . . . . . . . .353
12.3.4.2 Control Descriptor L0_2 Register . . . . . . . . . . . . . . . . . . . . . . . . . . . .354
12.3.4.3 Control Descriptor L0_3 Register . . . . . . . . . . . . . . . . . . . . . . . . . . . .355
12.3.4.4 Control Descriptor L0_4 Register . . . . . . . . . . . . . . . . . . . . . . . . . . . .356
12.3.4.5 Control Descriptor L0_5 Register . . . . . . . . . . . . . . . . . . . . . . . . . . . .358
12.3.4.6 Control Descriptor L0_6 Register . . . . . . . . . . . . . . . . . . . . . . . . . . . .359
12.3.4.7 Control Descriptor L0_7 Register . . . . . . . . . . . . . . . . . . . . . . . . . . . .361
12.3.4.8 Control Descriptor Cursor 1 Register (CtrlDescCursor_1) . . . . . . . . .361
12.3.4.9 Control Descriptor Cursor 2 Register (CtrlDescCursor_2) . . . . . . . . .362
12.3.4.10 Control Descriptor Cursor 3 Register (CtrlDescCursor_3) . . . . . . . .363
12.3.4.11 Control Descriptor Cursor 4 Register (CtrlDescCursor_4) . . . . . . . .363
12.3.4.12 DCU Mode Register (DCU_MODE) . . . . . . . . . . . . . . . . . . . . . . . . .364
12.3.4.13 BGND Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .366
12.3.4.14 DISP_SIZE Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .367
12.3.4.15 HSYN_PARA Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .368
12.3.4.16 VSYN_PARA Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .368
12.3.4.17 SYN_POL Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .369
12.3.4.18 Threshold Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .370
12.3.4.19 Interrupt Status Register (INT_STATUS) . . . . . . . . . . . . . . . . . . . . .371
12.3.4.20 Interrupt Mask Register (INT_MASK) . . . . . . . . . . . . . . . . . . . . . . . .373
12.3.4.21 COLBAR Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .375
12.3.4.22 Divide Ratio (DIV_RATIO) register . . . . . . . . . . . . . . . . . . . . . . . . . .379
12.3.4.23 SIGN_CALC_1 Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .380
12.3.4.24 SIGN_CALC_2 Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .381
12.3.4.25 CRC_VAL Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .381
12.3.4.26 PDI Status Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .382

Table of Contents

Related product manuals