MPC5606S Microcontroller Reference Manual, Rev. 7
36 Freescale Semiconductor
37.5.3.8 Pad Configuration Registers (PCR0–PCR132) . . . . . . . . . . . . . . . .1195
37.5.3.9 Pad Selection for Multiplexed Inputs Registers (PSMI0_3–PSMI40_42) .
1198
37.5.3.10 GPIO Pad Data Output Registers (GPDO0_3–GPDO132_135) . .1202
37.5.3.11 GPIO Pad Data Input Registers (GPDI0_3–GPDI132_135) . . . . . .1202
37.5.3.12 Parallel GPIO Pad Data Out Registers (PGPDO0–PGPDO4) . . . .1203
37.5.3.13 Parallel GPIO Pad Data In Register (PGPDI0–PGPDI4) . . . . . . . .1205
37.5.3.14 Masked Parallel GPIO Pad Data Out Register (MPGPDO0–MPGPDO8)
1206
37.5.3.15 Interrupt Filter Maximum Counter Registers (IFMC0–IFMC15) . . .1207
37.5.3.16 Interrupt Filter Clock Prescaler Register (IFCPR) . . . . . . . . . . . . . .1207
37.6 Functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1208
37.6.1 General . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1208
37.6.2 Pad control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1208
37.6.3 General purpose input and output pads (GPIO) . . . . . . . . . . . . . . . . . . . . . . .1208
37.6.4 External interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1209
37.6.4.1 External interrupt management . . . . . . . . . . . . . . . . . . . . . . . . . . . .1210
37.7 Pin muxing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1210
Chapter 38
System Status and Configuration Module (SSCM)
38.1 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1213
38.1.1 Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1213
38.1.2 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1213
38.1.3 Modes of operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1214
38.2 Memory map and register description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1214
38.2.1 Memory map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1214
38.2.2 Register description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1214
38.2.2.1 System Status Register (STATUS) . . . . . . . . . . . . . . . . . . . . . . . . . .1215
38.2.2.2 System Memory Configuration Register . . . . . . . . . . . . . . . . . . . . . .1215
38.2.2.3 Error Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1216
38.2.2.4 Debug Status Port Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1217
38.2.2.5 Password Comparison Registers . . . . . . . . . . . . . . . . . . . . . . . . . . .1218
38.3 Functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1219
38.4 Initialization/application information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1220
38.4.1 Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1220
Chapter 39
System Timer Module (STM)
39.1 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1221
39.1.1 Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1221
39.1.2 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1221
39.1.3 Modes of operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1221
39.2 External signal description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1221